ZHCUB04A july 2019 – may 2023 DLP230NP , DLPC3436
MSB | 字节 1 | LSB | |||||
---|---|---|---|---|---|---|---|
b7 | b6 | b5 | b4 | b3 | b2 | b1 | b0 |
位 | 类型 | 说明 |
---|---|---|
7-3 | R | 保留 |
2-0 | W |
输入源 0h = 来自 XPR FPGA 的测试图形发生器 1h = 来自 XPR FPGA 的外部并行视频 2h = 来自 XPR FPGA 的 FPD-Link 或 LVDS 源 3h = 内部控制器启动界面 4h = 内部控制器测试图形 5h - 7h = 保留 |
MSB | 字节 2 | LSB | |||||
---|---|---|---|---|---|---|---|
b7 | b6 | b5 | b4 | b3 | b2 | b1 | b0 |
位 | 类型 | 说明 |
---|---|---|
7-1 | R | 保留 |
0 | W |
外部校准设置 0h = 外部校准已禁用 1h = 外部校准已启用 |