将频谱分析仪连接到 DAC39RF10EVM 的 Aoutp (J13) SMA 连接器。
使用 LMX->DACCLK | LMX/LMK->FPGA 时钟选项时(默认)
- 将信号发生器连接到 EVM 的 LMX CLKp 输入。此信号发生器必须使用低噪声信号发生器。将信号发生器配置为 0.8GHz 至 10.24GHz 范围内所需的时钟频率(本例使用 10.24GHz)。为了在使用射频信号发生器时获得更佳性能,LMX CLKp SMA 连接器的电源输入必须为 8dBm-10dBm(50Ω 时为 2Vpp)。
- 仅当使用第三个时钟选项 (EXT-> DACLK | LMK->FPGA) 时,才需要执行此步骤,否则请跳至下一步。将信号发生器连接到 SMA (J5) 处 EVM 的 LMK CLKp 输入。该信号用于生成必要的 FPGA 时钟信号。将信号发生器配置为所需的 (160 MHz) 时钟频率。将输出功率设置为大概 5dBm 至 7dBm。
注:
- FPGA REF 时钟频率可从 DAC39RF10EVM GUI 获取。将 DAC39RF10EVM GUI 配置为所需的 JMODE 模式和时钟速率后,EVM 所需的参考时钟频率会显示在 GUI 的第一页上,如 DAC39RF10EVM GUI 的配置中所示
- 确保使用通用 10MHz 基准对 DEVCLK 和参考时钟源进行频率锁定,以确保功能正常。
- 此时请勿打开任何信号发生器的射频输出。