ZHCUB19 april 2023
DAC39RF10EVM 可以配置为使用 EXT->DACCLK | LMK-> FPGA 时钟选项。在此用例中,用户提供一个双时钟信号。一个高频 (10dBm - 15dBm) 信号发送至带有 SMA 标记的 LMX CLKp。该信号通过分离器路由到平衡-非平衡变压器和 LMX1204。平衡-非平衡变压器将单端信号转换为差分信号,并用于对 DAC 进行计时。第二个低频信号是 LMK04828 的 CLKIN1 输入。LMK04828 用于生成低频 DAC SYSERF 信号、FPGA 参考时钟和 FPGA SYSREF 信号。LMK04828 用于时钟分配模式,可提供 FPGA 参考时钟和 FPGA SYSREF 信号的多个副本/分频版本。图 7-3 显示了外部参考时钟选项的方框图:
EVM 可配置为使用外部参考时钟选项,步骤如下: