ZHCUB50
june 2023
1
DLPC910 Apps FPGA 用户指南
商标
1
引言
1.1
欢迎
2
概述
2.1
用途
2.2
Apps FPGA 硬件目标
3
接口
3.1
连接 DLPC910 的 LVDS 高速数据接口
3.1.1
DLP9000X 和 DLP9000XUV
3.1.2
DLP6500
3.2
输出至 DLPC910 的数据加载控制信号
3.3
DLPC910 的 DMD 复位和块清除信号
3.4
DLPC910 初始化和控制器复位信号
3.5
Apps FPGA 复位信号 - apps_resetz
3.6
DLPC910 状态信息信号
3.7
USB GPIF(接口)
3.7.1
Apps FPGA 寄存器地址读取/写入事务
3.7.1.1
Apps FPGA 寄存器地址事务
3.7.1.2
Apps FPGA 寄存器数据写入事务
3.7.1.3
Apps FPGA 寄存器数据读取事务
3.7.2
FIFO 写入事务
3.8
DLPLCRC910EVM DIP 开关 (SW2)
3.9
VC-707 DIP 开关 (SW2)
3.10
VC-707 按钮开关
3.11
VC-707 状态 LED
3.12
DLPLCRC910EVM Apps FPGA 测试点
4
操作
4.1
初始化
4.1.1
初始化提示
4.1.2
初始化例程
4.1.3
GPIO 状态 LED
4.1.4
错误
4.2
测试图形发生器 (TPG) 和应用加载程序 - DLP 控制
4.2.1
测试图形发生器 (TPG)
4.2.2
DMD 数据缓冲区
4.2.3
DMD 加载状态机
4.2.4
DMD 复位状态机
4.2.5
DMD 加载参数
4.2.6
同步脉冲
4.3
用户 DLP 控制
4.3.1
DLP6500(1920 × 1080)用户图像显示示例(全局)
4.3.2
DLP9000X(2560 × 1600)用户图像显示示例(全局)
4.3.3
Load4 - 与 DLP6500 DMD 一起使用
4.3.4
USB GPIF FIFO 数据写入
4.3.5
外部触发
4.4
USB GPIF(运行)
4.5
时钟和复位
4.5.1
参考时钟
4.5.2
Clk50 和 Clk100
4.5.3
DLP 时钟
4.5.4
USB GPIF 时钟
4.5.5
逻辑复位
4.5.6
时钟域交叉 (CDC)
4.6
开关去抖
5
USB GPIF 寄存器
5.1
寄存器定义
5.1.1
状态 (0x000C)
5.1.2
数据加载控制 (0x0010)
5.1.3
测试图形控制 (0x0014)
5.1.4
测试行地址 (0x0018) - [未使用]
5.1.5
加载程序复位类型 (0x001C)
5.1.6
类型和版本 (0x0020)
5.1.7
用户图像缓冲区写入设置 (0x0024)
5.1.8
USB GPIF FIFO 读取突发大小 (0x0028) - [已淘汰]
5.1.9
用户行命令寄存器 (0x002C)
5.1.10
用户块命令寄存器 (0x0030)
5.1.11
加载程序行控制 (0x0034)
5.1.12
加载程序加载间隔 (0x0038)
5.1.13
加载程序曝光时间 (0x003C)
5.1.14
地址写入 (0x003F) - [未使用]
5.1.15
加载程序控制 (0x0040)
5.1.16
Park [PWR_FLOAT] (0x0044)
5.1.17
外部触发状态 (0x0048)
5.1.18
FPGA 编译日期 (0x0080)
5.1.19
主要 - 次要版本 (0x0084)
5.1.20
固定值 FPGA 标识符 (0x0088)
5.1.21
测试寄存器 (0x008C)
6
FPGA 配置
7
Apps FPGA 源文件和编译
7.1
设计工具
7.2
源文件
7.2.1
主要 VHDL 和 IP 模块
7.2.2
具有多个实例的模块
7.2.3
VHDL 软件包
7.2.4
Vivado 限制条件
7.2.5
存储器 IP 初始化文件
7.2.5.1
查找表
7.3
构建 Apps FPGA 代码
7.3.1
源代码
7.3.1.1
源文件夹
7.3.2
创建 Vivado 工程
7.3.3
编译设计
7.3.4
仿真
7.3.4.1
测试台
7.3.4.2
模块仿真步骤
8
米6体育平台手机版_好二三四 (TI) 相关文档
9
附录
9.1
缩略语和首字母缩写词
9.2
注意事项和警告信息
9.1
缩略语和首字母缩写词
下面列出了本手册中使用的缩略语和首字母缩写词。
Apps FPGA
VC-707 EVM 或类似电路板上面向客户应用的 AMD Xilinx Virtex 7 FPGA
BCD
二进制编码小数
CDC
时钟域交叉
DDR
双倍数据速率
DLL
动态链接库
DMD
数字微镜器件
FCC
联邦通信委员会
EVM
评估模块(板)
FIFO
先入先出
FMC
FPGA 夹层连接器
FPGA
现场可编程门阵列
FSM
有限状态机
FW
固件
GPIF
通用接口
GPIO
通用输入输出
GUI
图形用户界面
HPC
高引脚数
HW
硬件
IO
输入/输出
JTAG
联合测试行动组
LED
发光二极管
LUT
查找表
MCP
微镜时钟脉冲
PBC
处理器总线控制
SPI
串行外设接口
TPG
测试图形发生器
SW
开关
USB
通用串行总线
UUT
待测试单元
VHDL
验证和硬件描述语言
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|