ZHCUB57 july 2023
TPS65219 PMIC 具有多种模拟和数字资源,可以将其配置,以便为不同的处理器、FPGA 和 SoC 供电。表 3-1 和表 3-2 总结了模拟电压轨的一些关键电气规格、可能的电源配置和每个稳压器的可编程特性。
Buck1 | Buck2/3 | LDO1/2 | LDO3/4 | |
---|---|---|---|---|
输入电压范围 | 2.5V 至 5.5V | 2.5V 至 5.5V | 1.5V 至 5.5V | 2.5V 至 5.5V |
输出电压范围 | 0.6V 至 3.4V | 0.6V 至 3.4V | 0.6V 至 3.4V | 1.2V 至 3.3V |
工作电流 | 最大 3.5A | 最大 2A | 400mA | 300mA |
电流限制 | 5.7A 至 6.9A | 3.9A 至 4.7A | 600A 至 900mA | 400A 至 900mA |
状态监控 | UV、NEG_OC、OC、SCG、RV | UV、NEG_OC、OC、SCG、RV | UV、OC、SCG、RV | UV、OC、SCG、RV |
电压轨配置 | 降压转换器 | 降压转换器 | LDO;负载开关;旁路模式 | LDO;负载开关 |
短路阈值 (SCG) | 220mV 至 300mV | 220mV 至 300mV | 220mV 至 300mV | 220mV 至 300mV |
TPS65219 具有三个可根据功能用途进行配置的多功能引脚。表 3-2 展示了每个引脚的可用功能以及这些引脚是如何配置和运行的。
注意:只有 MODE/RESET 或 MODE/STBY 引脚之一可以配置为 MODE。如果两者都配置为 MODE,则优先采用 MODE/RESET,而 MODE/STBY 将被忽略。
引脚名称 | 引脚配置 | 操作 |
---|---|---|
VSEL_SD/VSEL_DDR |
VSEL_SD SD 卡 IO 电压选择 |
触发电压在 1.8V 和基于寄存器的 VLDO1 或 VLDO2 之间变化。极性是可配置的。 |
VSEL_DDR DDR 电压选择 |
硬接线上拉、下拉或悬空。将 VBUCK3 设置为 1.35V、1.2V 或基于寄存器的 VBUCK3。电平敏感。 | |
MODE/RESET | MODE 强制降压转换器进入 PWM 或自动进入 PFM 模式 |
连接到 SoC 或硬接线上拉/下拉。电平敏感。 |
复位 强制进行热复位或冷复位。 |
连接到 SoC。 热复位:将输出电压复位为默认值 冷复位:按顺序关闭所有启用的电压轨,然后再次上电 边沿敏感。 |
|
MODE/STBY | 模式 强制降压转换器进入 PWM 或自动进入 PFM 模式 |
引脚状态决定降压转换器的开关模式。将引脚设置为低电平并使持续时间超过 tDEGLITCH_MFP,以强制降压稳压器进入 PWM 模式。通过写入 MFP_1_CONFIG 寄存器中的 MODE_I2C_CTRL ,也可以选择 I2C。 |
STBY 低功耗模式 |
禁用选择的电源轨。将引脚设置为低电平,并使持续时间超过 MODE 和 STBY 可以组合。电平敏感。 |