在此 PDN 中,VDD_CORE 工作电压为 0.75V,由多相 Buck1/2/3 供电。VDDR_CORE 由 LDO3 (0.85V) 供电。但是,如果 BUCK1/2/3 配置为输出 0.85V,则两个内核电压轨(VDD_CORE 和 VDDR_CORE)必须由 BUCK1/2/3 供电,并且 LDO3 成为可用资源。根据 AM62A 数据表,VDD_CORE 和 VDDR_CORE 预计由同一电源供电,因此当 VDD_CORE 以 0.85V 电压运行时,这些电压会一起斜升。LDO3 配置为属于 TPS65931211-Q1 上电序列的一部分,需要一个输入电源以及输入/输出电容器,以防止出现 LDO3 故障情况。GPIO6 的状态会设置多相 Buck1/2/3 的输出电压。有关数字引脚极性的信息,请参阅
节 3.2。