ZHCUB87 april 2023 SN75LVPE3410
可通过标准 SMBus 协议访问 SN75LVPE3410 内部寄存器。在上电时根据 EQ1_ADDR1 和 EQ0_ADDR0 引脚的配置确定 SMBus 从地址。当内部上电复位信号置为无效后,上电时读取引脚状态。
EQ1_ADDR1 和 EQ0_ADDR0 引脚以及 GAIN、VOD、EN_SMB 和 RX_DET 引脚是 4 级输入引脚,用于控制器件的配置。这些四电平输入使用电阻分压器来帮助设置四个有效电平,如表 1-1 所示。
引脚电平 | 引脚设置 |
---|---|
L0 | 1kΩ 至 GND |
L1 | 13kΩ 至 GND |
L2 | 浮点 |
L3 | 59kΩ 至 GND |
通过在 EQ0_ADDR0 和 EQ1_ADDR1 引脚上放置外部电阻器搭接,可以为器件分配 16 个唯一的 SMBus 从地址,如表 1-2 所示。当多个 SN75LVPE3410 器件位于同一 SMBus 接口总线上时,每个器件必须配置唯一的 SMBus 从地址。
EQ1_ADDR1 引脚电平 | EQ0_ADDR0 引脚电平 | 7 位地址 [HEX] | 8 位写入地址 [十六进制] |
---|---|---|---|
L0 | L0 | 0x18 | 0x30 |
L0 | L1 | 0x19 | 0x32 |
L0 | L2 | 0x1A | 0x34 |
L0 | L3 | 0x1B | 0x36 |
L1 | L0 | 0x1C | 0x38 |
L1 | L1 | 0x1D | 0x3A |
L1 | L2 | 0x1E | 0x3C |
L1 | L3 | 0x1F | 0x3E |
L2 | L0 | 0x20 | 0x40 |
L2 | L1 | 0x21 | 0x42 |
L2 | L2 | 0x22 | 0x44 |
L2 | L3 | 0x23 | 0x46 |
L3 | L0 | 0x24 | 0x48 |
L3 | L1 | 0x25 | 0x4A |
L3 | L2 | 0x26 | 0x4C |
L3 | L3 | 0x27 | 0x4E |