ZHCUBE0A September   2023  – February 2024 TPSM861252 , TPSM861253 , TPSM861257

 

  1.   1
  2.   说明
  3.   特性
  4.   应用
  5.   5
  6. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  7. 2硬件
    1. 2.1 输入和输出连接
    2. 2.2 输出电压设定点
    3. 2.3 启动步骤
  8. 3实现结果
    1. 3.1 测试设置和结果
      1. 3.1.1 效率
      2. 3.1.2 负载调整率
      3. 3.1.3 线性调整率
      4. 3.1.4 负载瞬态响应
      5. 3.1.5 启动
      6. 3.1.6 关断
      7. 3.1.7 输出电压纹波
  9. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单
  10. 5其他信息
    1.     商标
  11. 6相关文档
  12. 7修订历史记录

PCB 布局

本节提供了 TPSM86125xEVM 的说明、电路板布局布线和分层图解。

图 5-2图 5-3图 5-4图 5-5图 5-6 展示了 TPSM861253EVM 的电路板布局布线。顶层包含 VIN、VOUT 和接地端的主要电源布线。顶层还有 TPSM861253 引脚的接线和一大块接地区域。大多数信号布线也位于顶部。输入去耦电容器 C1 和 C2 尽可能靠近 IC 放置。输入和输出连接器、测试点和所有元件都位于顶部。底层是接地平面以及信号接地覆铜和从调节点到电阻分压器网络顶部的反馈迹线。两个内部层都设置为接地平面。顶层和底层均使用 2oz 铜厚度,两个内层使用 1oz 铜厚度。

GUID-20230320-SS0I-2WM3-MMHF-VMMMTZBR8KFT-low.svg图 4-2 TPSM861253EVM 顶层装配图
GUID-20230320-SS0I-3CNQ-D943-QNNWP9MLHC9R-low.svg图 4-3 TPSM861253EVM 顶层
GUID-20230531-SS0I-QQ25-128N-NRJDCNNT2T6X-low.svg图 4-4 TPSM861253EVM 内层 1
GUID-20230531-SS0I-DRPT-43FQ-5ZKV27DHV3SH-low.svg图 4-5 TPSM861253EVM 内层 2
GUID-20230320-SS0I-RP6J-NNNL-8BJGPJFD5KCQ-low.svg图 4-6 TPSM861253EVM 底层