ZHCUBK6A May 2018 – December 2023 ADC12DL2500 , ADC12DL3200
通过带通滤波器将信号发生器连接到 EVM 的 DEVCLK 输入端。此信号发生器必须使用低噪声信号发生器。TI 建议使用 Trilithic 可调带通滤波器过滤来自发生器的信号。将信号发生器配置为 0.8GHz 至 3.2 GHz 范围内所需的时钟频率。为了在使用射频信号发生器时获得最佳性能,CLK SMA 连接器的电源输入必须为 9dBm(50Ω 时为 2.2Vpp)。信号发生器必须增加到 9dB 以上,增加的量等于时钟信号路径中的任何额外衰减,例如带通滤波器的插入损耗。例如,如果滤波器插入损耗为 2dB,则信号发生器必须设置为 9dBm + 2dB = 11dBm。