ZHCUBM9 December 2023 ADC3683-SP
ADC36xxEVMCVAL 从 J18 处的 5V 插孔接收电源,然后将其转换为用于 AVDD 的 +1.8VDC 和用于 DVDD 的 +1.8VDC。通过两个超低噪声、超高 PSRR、低压降稳压器 TPS7A9401DSC 来完成这种转换。使用 FTDI (FT4232HL-REEL) 建立 USB 到 SPI 通信。从外部提供 ADC 时钟。默认配置是将单端器件时钟 (CLK) 输入到 J12,将单端数据时钟 (DCLK) 输入到 J14(使用高质量外部时钟实现出色交流性能)。默认情况下,对于通道 A,通过 J6 提供模拟输入,对于通道 B,通过 J9 提供模拟输入,其中通过平衡-非平衡变压器 (ADT4-1WT) 对信号进行交流耦合。模拟输入的满量程为 3.2Vpp。在本用户指南的所有示例中,模拟输入均以 -1dBFS(约 2.8Vpp)驱动。
ADC36XXQML-SP 系列具有 +1.6V 电压基准 (VREF),可以由内部或外部供电。默认情况下,EVM 配置为使用 REF35160QDBVR 精密电压基准(使用 VREF 测试点和 3.3V 电源供电)来提供外部电压基准。任何时候,都可以通过 SPI 写入将基准更改为内部基准。
ADC36XXQML-SP 系列使用无缓冲的模拟输入,因此,需要一个干扰滤波器来减轻采样电容器切换(采样/保持)时的 ADC 采样干扰。干扰滤波器用作低通滤波器,其转角频率 (Fc) 为 30MHz(接受直流至 30MHz)。
ADC36xxEVMCVAL LVDS 输出数据发送到 FMC 连接器,然后连接到 LVDS 转插卡。然后,此转插卡映射到 TSW1400EVM 的 HSMC 连接器,用于捕获 ADC36xxEVMCVAL SLVDS 时钟和数据信号。