ZHCUBT8 February 2024 ADS127L18
以下规格适用于 ADS127L18EVM 电路板和 PHI 板。
参数 | 条件 | 值 | |
---|---|---|---|
温度 | 自然通风条件下的建议工作温度范围 (TA) | 15°C ≤ TA ≤ 35°C | |
电源输入范围(单极) | J6 或 J7 (+Vin) 与 GND 的建议电压输入范围 | 5.5V ≤ +Vin ≤ 6.5V | |
电源电流范围 |IS| | 0.25A ≤ |Is| ≤ 0.5A | ||
电源输入范围(双极) | J7 (-Vin) 与 GND 的 建议电压输入范围 | -6.5V ≤ -Vin ≤ -5.5V | |
电源电流范围 |IS| | 0.25A ≤ |Is| ≤ 0.5A | ||
输入电压范围 | ChxP 和 ChxN SMA 输入相对于 GND 的绝对输入电压 | -5V ≤ Chx ≤ 5V | |
VCOM 输出 | 相对于 GND 的最大故障电压(施加到 SMA J8 的外部源故障) | 0V ≤ VCOM ≤ 2.6V | |
相对于 GND 的 VCOM 输出电压 (SMA J8) | 2.4V ≤ VCOM ≤ 2.6V | ||
EXT 时钟 |
相对于 GND 的建议电压范围 (VCLK) | 逻辑高电平 (VCLKh) | 1.2V ≤ VCLKh ≤ 1.9V |
逻辑低电平 (VCLKl) | 0V ≤ VCLKl ≤ 0.5V | ||
建议的频率范围 (fCLK) | 0.5MHz ≤ fCLK ≤ 33.6MHz | ||
外部数字 IO | 连接到接头 J3、J4、J5 与 GND 的外部逻辑电平 | 逻辑高电平 (VIOh) | 1.2V ≤ VIOh ≤ 1.9V |
逻辑低电平 (VIOl) | 0V ≤ VIOl ≤ 0.5V | ||
ADS127L18 AVDD1 至 AVSS | 建议的电压范围(移除了 R5),外部电源 | 最大速度模式 | 4.5V ≤ AVDD1 ≤ 5.5V |
高速模式 | 4.5V ≤ AVDD1 ≤ 5.5V | ||
中速模式 | 3V ≤ AVDD1 ≤ 5.5V | ||
低速模式 | 2.85V ≤ AVDD1 ≤ 5.5V | ||
ADS127L18 AVDD1 至 GND | 建议的电压范围(移除了 R5),外部电源,DGND = GND | 1.65V ≤ AVDD1 | |
ADS127L18 |AVSS/AVDD1| 比率与 GND | 建议的绝对比率范围,外部电源, DGND = GND | |AVSS/AVDD1| ≤ 1.2V/V | |
ADS127L18 AVDD2 至 AVSS | 建议的电压范围(移除了 R6),外部电源 | 1.74V ≤ AVDD2 ≤ 5.5V | |
ADS127L18 AVSS 至 GND | 建议电压范围(JP2 2-3 位置),DGND = GND | -2.75V ≤ AVSS ≤ 0V | |
ADS127L18 IOVDD 至 GND | 建议的电压范围(移除了 R7),外部电源,DGND = GND | 1.65V ≤ IOVDD ≤ 1.95V | |
ADS127L18 基准 REFP 至 AVSS | 建议的电压范围(移除了 R62、R63、R75),外部电源 | 低基准范围 | 0.5V ≤ REFP ≤ 2.75V |
高基准范围 | 1V ≤ REFP ≤ AVDD1 |