ZHCUBU0A January   2024  – October 2024

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1.     前言:使用前必读
      1. 1.1.1 Sitara MCU+ Academy
      2. 1.1.2 如果您需要协助
    2. 1.1 引言
    3. 1.2 套件内容
    4. 1.3 器件信息
  6. 2硬件
    1. 2.1 组件标识
    2. 2.2 电源要求
      1. 2.2.1 电源树
    3. 2.3 功能方框图
    4. 2.4 接头信息
    5. 2.5 测试点
    6. 2.6 接口
      1. 2.6.1 汽车以太网 PHY
      2. 2.6.2 汽车以太网 PHY 配置 (strap) 电阻器
      3. 2.6.3 多连接器寻址
    7. 2.7 集成指南
      1. 2.7.1 电路板尺寸
      2. 2.7.2 DF40GB 连接器
      3. 2.7.3 安装孔
      4. 2.7.4 MATEnet 以太网连接器
  7. 3硬件设计文件
  8. 4其他信息
    1. 4.1 商标
  9. 5参考文献
    1. 5.1 参考文档
    2. 5.2 兼容的 Sitara™ MCU AM2x EVM
    3. 5.3 此设计中使用的其他 TI 元件
  10. 6修订历史记录

接头信息

DP83TG720-EVM-AM2 配备了 Hirose DF40GB 2x24 引脚连接器 (J2),用于连接到 Sitara AM2x EVM。下面列出了此连接器与此 EVM 相关的特性:

  • 2x24 引脚
  • 屏蔽连接器,可支持高速信号并防止噪声
  • 高密度安装

有关接头引脚及其说明的完整列表,请参阅表 2-1

表 2-1 DF40GB 接头引脚分配
引脚编号 信号 说明 说明 信号 引脚编号
1 GND PMIC 外部电压监测器 EXT_VMON2 2
3 TX_CLK 发送时钟 2.5V 电源 VDD_2V5 4
5 GND 2.5V 电源 VDD_2V5 6
7 TX_D0 发送数据 0 GND 8
9 TX_D1 发送数据 1 以太网 PHY 中断 PWDN/INTn 10
11 TX_D2 发送数据 2 以太网 PHY 的复位输入 RESETn 12
13 TX_D3 发送数据 3 碰撞检测 COL 14
15 GND GND 16
17 GND GND 18
19 RX_CLK 接收时钟 MDIO 时钟 MDIO_MDC 20
21 GND MDIO 数据 MDIO_MDIO 22
23 RX_D0 接收数据 0 GND 24
25 RX_D1 接收数据 1 抑制 INH 26
27 RX_D2 接收数据 2 PRUx 基准时钟 REF_CLK 28
29 RX_D3 接收数据 3 载波侦听 CRS 30
31 GND GND 32
33 GND GND 34
35 TXEN 发送使能 电路板连接检测 BRD_CONN_DET 36
37 EEPROM_A2 EEPROM I2C 地址位 [2] IEEE 1588 SFD 1588_SFD 38
39 RX_ER 接收数据错误 I2C 时钟 I2C_SCL 40
41 GND I2C 数据 I2C_SDA 42
43 RX_LINK 接收指示器 IO 电压电源 VDDIO 44
45 RXDV 接收数据有效 IO 电压电源 VDDIO 46
47 EEPROM_A0 EEPROM I2C 地址位 [0] 音频位时钟 GPIO_2/CLKOUT 48