ZHCUBU3 August   2023 AFE539A4

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 硬件说明
      1. 2.1.1 工作原理
        1. 2.1.1.1 信号定义
    2. 2.2 硬件设置
      1. 2.2.1 静电放电警告
      2. 2.2.2 电源配置和跳线设置
      3. 2.2.3 连接硬件
  9. 3软件
    1. 3.1 软件设置
      1. 3.1.1 操作系统
      2. 3.1.2 软件安装
    2. 3.2 软件说明
      1. 3.2.1 启动软件
      2. 3.2.2 软件功能
        1. 3.2.2.1 顶层配置页面
        2. 3.2.2.2 底层配置页面
  10. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单
  11. 5其他信息
    1.     商标
  12. 6米6体育平台手机版_好二三四 (TI) 相关文档

信号定义

AFE539A4EVM 可通过连接 J1 和 J2 访问所有 AFE 引脚。图 2-1 所示为 J1 和 J2 引脚定义。

表 2-1 AFE539A4EVM J1 引脚定义
引脚编号信号说明
1GND
2AFE_SDIAFE 的 SPI SDI 信号
3AFE_SYNCAFE 的 SPI SYNC 信号
4AFE_SDAI2C SDA
5GND
6GND
7NC未连接
8FTDI_GPIO3板载控制器的 GPIO3 输出
9AFE_GPIOAFE539A4 的 GPIO 输入
10AFE_MODE独立或编程模式选择引脚
11AFE_VREFAFE 的 VREF 输入
12AFE_CAPLDO 旁路电容器
13AFE_OUT0AFE 的输出引脚
14AFE_ADCADC 输入
15AFE_OUT1AFE VOUT1 的输出引脚
16AFE_FB1AFE VOUT1 的反馈引脚
表 2-2 AFE539A4EVM J2 引脚定义
引脚编号信号说明
1AFE_VDDDAC 的 VDD 电源
2AFE_SCLKSPI SCLK
3AFE_SDOSPI SDO
4AFE_SCLI2C SCL
5EXT_REFDAC 的外部基准输入
6GND
7GND
8GND
9NC未连接
10NC未连接
11AFE_AENADC 使能引脚
12AFE_OUT3AFE VOUT3 的输出引脚
13GND
14GND
15AFE_AIN2AFE 比较器输入
16AFE_FB2AFE VOUT2 的反馈引脚