ZHCUBU3 August 2023 AFE539A4
图 3-1 展示了 AFE539A4EVM 电路板的简化原理图。可通过两个 16 引脚连接器访问所有 DAC 引脚。来自板载控制器的 GPIO、I2C 和 SPI 信号通过三个电平转换器连接到 AFE。每个电平转换器都可以单独禁用,以便在 AFE 以独立模式运行时,断开板载控制器 GPIO、I2C 和 SPI 信号与 AFE 的连接。
默认硬件根据 AFE539A4 建议的配置指南进行设置。AEN 引脚通过上拉电阻器连接到 VDD,以便通过硬件启用 ADC。
AIN2 引脚作为比较器输入,默认连接到 VDD(通过上拉电阻器)。
FB1 和 OUT1 引脚通过 R6 电阻器连接在一起,用于启用闭环放大器输出。如果不希望使用此功能,则断开 R6 电阻器。
AIN0 引脚是 ADC 输入引脚。
有关更多详细信息,请参阅 AFE539A4 数据表或 AFE539A4EVM 原理图。