ZHCUBV0 March 2024 DLPC964
此 PLL 生成设计中的三个主要时钟网络中的两个:一个是用于 Aurora 初始化时钟的 clk_i (100MHz) 时钟,另一个是用于配置寄存器和 I2C 逻辑的 clk_A (50MHz) 时钟。