ZHCUBY0B May   2020  – June 2024 DLP2021-Q1 , DLP3021-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
    1. 1.1 用途和范围
  5. 2FPGA 引脚配置和功能
    1. 2.1 DMD 接口
    2. 2.2 光控制
    3. 2.3 通信
    4. 2.4 支持
    5. 2.5 FPGA 专用引脚
    6. 2.6 电源和接地
    7. 2.7 未使用的引脚
  6. 3规格
    1. 3.1 建议运行条件
    2. 3.2 FPGA 功耗
    3. 3.3 主机 SPI 接口时序
    4. 3.4 电源和复位时序
      1. 3.4.1 上电时序
      2. 3.4.2 断电时序
      3. 3.4.3 欠压检测
    5. 3.5 DMD 接口时序
    6. 3.6 闪存存储器接口时序
    7. 3.7 基准时钟时序
    8. 3.8 I2C 接口时序
  7. 4特性描述
    1. 4.1 视频控制器
      1. 4.1.1 视频选项
      2. 4.1.2 示例 1:显示静态图像
      3. 4.1.3 示例 2:重复显示 1 个视频
      4. 4.1.4 示例 3:显示两个视频,然后停止
      5. 4.1.5 示例 4:显示一次 VIdeo,然后一直显示图像
      6. 4.1.6 示例 5:无缝显示 3 个以上视频/图像
    2. 4.2 温度测量
    3. 4.3 PWM 输出
    4. 4.4 主机 IRQ 中断信号
    5. 4.5 视频和图像压缩
  8. 5布局
  9. 6主机命令协议
    1. 6.1 SPI 规格
    2. 6.2 SPI 写入命令
    3. 6.3 SPI 读取命令
  10. 7FPGA 寄存器定义
  11. 8修订历史记录

未使用的引脚

所有 NC 引脚都有内部上拉电阻器,在原理图设计中应保留未连接状态。

表 2-7 未使用的引脚
引脚类型
名称编号
IO_L2P_T0_34B4NC
IO_L3N_T0_DQS_34B5NC
IO_L3P_T0_DQS_34C5NC
IO_L5N_T0_34B1NC
IO_L5P_T0_34B2NC
IO_L6P_T0_34D4NC
IO_L7N_T1_34C1NC
IO_L7P_T1_34C2NC
IO_L8N_T1_34D3NC
IO_L8P_T1_34E3NC
IO_L9N_T1_DQS_34D1NC
IO_L9P_T1_DQS_34E1NC
IO_L10N_T1_34E2NC
IO_L11N_T1_SRCC_34F3NC
IO_L11P_T1_SRCC_34F4NC
IO_L12N_T1_MRCC_34G1NC
IO_L13N_T2_MRCC_34G4NC
IO_L13P_T2_MRCC_34H4NC
IO_L14N_T2_SRCC_34H2NC
IO_L16N_T2_34J3NC
IO_L16P_T2_34J4NC
IO_L17N_T2_34K1NC
IO_L18N_T2_34K2NC
IO_L19P_T3_34L4NC
IO_L20P_T3_34M2NC
IO_L23N_T3_34P2NC
IO_0_34C3NC
IO_L16P_T2_CSI_14K11NC
IO_L18P_T2_D28_14L12NC
IO_L23P_T3_D19_14N11NC
IO_L23N_T3_D18_14N12NC
IO_L24N_T3_D16_14M11NC
TCK_0A8NC
TDI_0M7NC
TDO_0M6NC
TMS_0L7NC
NC1B7NC
NC2F7NC
NC3F8NC
NC4G7NC
NC5G8NC
NC6H7NC
NC7H8NC