ZHCUBY7 June   2024

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 硬件说明
      1. 2.1.1 功能描述和连接
        1. 2.1.1.1  电源域
        2. 2.1.1.2  LED
        3. 2.1.1.3  编码器连接器
        4. 2.1.1.4  FSI
        5. 2.1.1.5  PGA
        6. 2.1.1.6  CAN
        7. 2.1.1.7  CLB
        8. 2.1.1.8  引导模式
        9. 2.1.1.9  BoosterPack 站点
        10. 2.1.1.10 模拟电压基准接头
        11. 2.1.1.11 其他接头和跳线
          1. 2.1.1.11.1 USB 隔离模块
          2. 2.1.1.11.2 BoosterPack 站点 2 电源隔离
          3. 2.1.1.11.3 备用电源
      2. 2.1.2 调试接口
        1. 2.1.2.1 XDS110 调试探针
        2. 2.1.2.2 XDS110 输出
        3. 2.1.2.3 虚拟 COM 端口
      3. 2.1.3 备选布线
        1. 2.1.3.1 概述
        2. 2.1.3.2 UART 布线
        3. 2.1.3.3 EQEP 布线
        4. 2.1.3.4 CAN 布线
        5. 2.1.3.5 PGA 布线
        6. 2.1.3.6 FSI 布线
        7. 2.1.3.7 X1/X2 布线
        8. 2.1.3.8 PWM DAC
    2. 2.2 使用 F28P55x LaunchPad
    3. 2.3 BoosterPack
    4. 2.4 硬件版本
      1. 2.4.1 修订版 A
  9. 3软件
    1. 3.1 软件开发
      1. 3.1.1 软件工具和软件包
      2. 3.1.2 F28P55x LaunchPad 演示程序
      3. 3.1.3 在 F28P55x LaunchPad 上编写和运行其他软件
  10. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
      1. 4.2.1 LAUNCHXL-F28P55X 电路板尺寸
    3. 4.3 物料清单 (BOM)
  11. 5其他信息
    1. 5.1 常见问题解答
    2. 5.2 商标
  12. 6参考资料
    1. 6.1 参考文档
    2. 6.2 此设计中使用的其他 TI 元件

CLB

可配置逻辑块 (CLB) 是一组可通过软件互连,以实施定制数字逻辑功能或增强现有片上外设的块。CLB 能够通过一组互连来增强现有外设,这些互连可提供与现有控制外设(例如增强型脉宽调制器 (ePWM)、增强型捕捉模块 (eCAP) 和增强型正交编码器脉冲模块 (eQEP))的高度连接性。纵横制使 CLB 能够连接到该器件的其他内部外设信号或外部 GPIO 引脚。这样一来,CLB 便可配置为执行小型逻辑功能,来扩充器件外设输入和输出。原本要使用 FPGA 或 CPLD 等外部逻辑器件实现的功能,现在可借助 CLB 在 C2000 MCU 内部实现。

有关 CLB 的更多信息,请参阅 C2000 可配置逻辑块 (CLB) 培训系列