ZHCUC12 May   2024

 

  1.   1
  2.   说明
  3.   资源
  4.   特性
  5.   应用
  6.   6
  7. 1系统说明
    1. 1.1 主要系统规格
  8. 2系统概述
    1. 2.1 方框图
    2. 2.2 设计注意事项
    3. 2.3 主要米6体育平台手机版_好二三四
      1. 2.3.1 ADS127L21
      2. 2.3.2 PGA855
      3. 2.3.3 REF70
  9. 3系统设计原理
  10. 4硬件、软件、测试要求和测试结果
    1. 4.1 硬件说明
      1. 4.1.1 电路板接口
      2. 4.1.2 电源
      3. 4.1.3 时钟树
    2. 4.2 软件要求
    3. 4.3 测试设置
    4. 4.4 测试结果
      1. 4.4.1 直流精度测试
      2. 4.4.2 增益和偏移温度漂移
      3. 4.4.3 非线性度
      4. 4.4.4 SNR 和噪声性能
  11. 5设计和文档支持
    1. 5.1 设计文件
      1. 5.1.1 原理图
      2. 5.1.2 BOM
    2. 5.2 软件
    3. 5.3 文档支持
    4. 5.4 支持资源
    5. 5.5 商标
  12. 6作者简介

时钟树

该板支持三种不同的时钟选项:

  • PHI 时钟(无外部连接)
  • 本地时钟(无外部连接)
  • 用户提供的外部时钟

跳线 (JP7) 的默认位置是 2-3,用于将 PHI 数字控制器板时钟路由到 ADS127L21 (U3) 上的 CLK 引脚。如果在没有 PHI 控制器的情况下使用电路板,则可以将跳线移动到位置 1-2,以将本地时钟直接路由到 ADS127L21。

跳线 (JP6) 2-3 可启用电路板上的本地 32.768MHz 振荡器 (Y1),这是与 ADS127L21EVM-PDK-GUI 软件配合使用时所需的默认位置。如果处于非活动状态 (JP6) 1-2,则允许在 SMA 连接器 (J14) 上提供外部时钟。

默认情况下,ADS127L21EVMPDK-GUI 软件使用 32.768MHz (Y1) 振荡器,但也可以选择 24MHz PHI 时钟源。可以通过将跳线 JP6 放置在 1-2 位置来使用外部时钟源。必须在 ADS127L21 指定范围内的频率下使用振幅等于 IOVDD(使用 PHI 板时为 2.5V)的 CMOS 方波信号。