ZHCUC12 May 2024
该板支持三种不同的时钟选项:
跳线 (JP7) 的默认位置是 2-3,用于将 PHI 数字控制器板时钟路由到 ADS127L21 (U3) 上的 CLK 引脚。如果在没有 PHI 控制器的情况下使用电路板,则可以将跳线移动到位置 1-2,以将本地时钟直接路由到 ADS127L21。
跳线 (JP6) 2-3 可启用电路板上的本地 32.768MHz 振荡器 (Y1),这是与 ADS127L21EVM-PDK-GUI 软件配合使用时所需的默认位置。如果处于非活动状态 (JP6) 1-2,则允许在 SMA 连接器 (J14) 上提供外部时钟。
默认情况下,ADS127L21EVMPDK-GUI 软件使用 32.768MHz (Y1) 振荡器,但也可以选择 24MHz PHI 时钟源。可以通过将跳线 JP6 放置在 1-2 位置来使用外部时钟源。必须在 ADS127L21 指定范围内的频率下使用振幅等于 IOVDD(使用 PHI 板时为 2.5V)的 CMOS 方波信号。