ZHCUC13 May   2024

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 EVM 测试板位置和说明
    2. 2.2 EVM 组装说明
    3. 2.3 接口
      1. 2.3.1 模拟输入
      2. 2.3.2 放大器输出
        1. 2.3.2.1 差分输出
        2. 2.3.2.2 具有固定增益的单端输出
        3. 2.3.2.3 具有比例增益的单端输出
      3. 2.3.3 调制器输出
        1. 2.3.3.1 内部时钟
        2. 2.3.3.2 外部时钟
    4. 2.4 电源
      1. 2.4.1 VDD1/AVDD 输入
      2. 2.4.2 VDD2/DVDD 输入
    5. 2.5 EVM 操作
      1. 2.5.1 模拟输入和 VDD1/AVDD 电源
      2. 2.5.2 输出和 VDD2/DVDD 电源
      3. 2.5.3 测试过程
        1. 2.5.3.1 设备设置
        2. 2.5.3.2 过程
  9. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单
  10. 4其他信息
    1. 4.1 商标
  11. 5相关文档

差分输出

DIYAMC-0-EVM 差分输出电路图 2-3 差分输出电路

图 3-3 展示了 DIYAMC-0-EVM 的差分输出电路示例。

EVM 的第 1 行提供差分模拟输出。以测试板 A1 为例,用户可通过连接器 J2 访问输出。输入端的无源器件包括 R2、R4 和 C6,它们可构成截止频率为 796kHz 的差分抗混叠滤波器,还包括 C9 和 C10,用于帮助衰减共模信号。C3 和 C4 用作去耦电容器,用于实现降噪和低侧电源 (VDD2) 稳定性。

用户可以使用示波器观察 J2.2 (VOUTP) 和 J2.3 (VOUTN) 之间的差分输出信号或相对于 J2.4 (GND2) 的单端差分输出信号。