ZHCUC13 May   2024

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 EVM 测试板位置和说明
    2. 2.2 EVM 组装说明
    3. 2.3 接口
      1. 2.3.1 模拟输入
      2. 2.3.2 放大器输出
        1. 2.3.2.1 差分输出
        2. 2.3.2.2 具有固定增益的单端输出
        3. 2.3.2.3 具有比例增益的单端输出
      3. 2.3.3 调制器输出
        1. 2.3.3.1 内部时钟
        2. 2.3.3.2 外部时钟
    4. 2.4 电源
      1. 2.4.1 VDD1/AVDD 输入
      2. 2.4.2 VDD2/DVDD 输入
    5. 2.5 EVM 操作
      1. 2.5.1 模拟输入和 VDD1/AVDD 电源
      2. 2.5.2 输出和 VDD2/DVDD 电源
      3. 2.5.3 测试过程
        1. 2.5.3.1 设备设置
        2. 2.5.3.2 过程
  9. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单
  10. 4其他信息
    1. 4.1 商标
  11. 5相关文档

外部时钟

DIYAMC-0-EVM 外部时钟电路图 2-7 外部时钟电路

图 3-3 显示了 DIYAMC-0-EVM 的内部时钟调制器输出电路示例。

EVM 的第 5 行提供用于外部时钟配置的数字输出。以测试板 A5 为例,用户可通过连接器 J10 访问输出。输出端的无源器件由 R20和 C45 组成,构成两个 RC 滤波器。器件引脚 6 的输出滤波器的截止频率为 159MHz。C39 和 C40 用作去耦电容器,用于实现降噪和低侧电源 (DVDD) 稳定性。

用户可以使用示波器观察 J10.3 (DOUT) 的输出信号。R18 和 C44 将外部时钟从 J10.2 (CLKIN) 连接点滤波至器件中(通常为 5-21MHz),而 R20 和 C45 将器件的数字输出滤波至 J10.3 连接点。