ZHCUC16A May   2024  – September 2024

 

  1.   1
  2.   说明
  3.   特性
  4.   应用
  5.   5
  6. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 器件信息
  7. 2硬件
    1. 2.1 设置
      1. 2.1.1 LMH1239EVM 的默认配置
      2. 2.1.2 硬件和软件:说明和设置
        1. 2.1.2.1 已选 SDI_IN1
        2. 2.1.2.2 LMH1239EVM GUI 的 SMBus/I2C 辅助模式配置
        3. 2.1.2.3 LMH1239EVM GUI 的概要页面
        4. 2.1.2.4 LMH1239EVM GUI 的眼图监控
          1. 2.1.2.4.1 LMH1239EVM GUI 的寄存器映射
        5. 2.1.2.5 LMH1239EVM GUI 的脚本功能
  8. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)
  9. 4其他信息
    1. 4.1 商标
  10. 5相关文档
  11. 6修订历史记录

设置

LMH1239EVM 有以下三种模式:

  1. 引脚模式(默认)– 通过 IC 引脚电平逻辑提供对 LMH1239 信号完整性和 I/O 控制设置的常规访问。
  2. SPI 模式 – 通过 POCI、PICO、SCK 和 CS 引脚提供对 LMH1239 信号完整性和控制设置的完全访问。
  3. SMBus 模式 – 通过 SDA、SCL 和 GND 引脚提供对 LMH1239 信号完整性和控制设置的完全访问。ADDR0 和 ADDR1 引脚用于 SMBus 地址 Strap 配置。

用户使用 SPI 或 SMBus 模式可以完全访问 LMH1239 中的所有寄存器控制。为方便起见,LMH1239EVM 具有片上 MSP430,可通过 J31 上的 mini-USB 端口接头将其配置为 LMH1239 与 PC 之间的 USB2ANY 接口。

注:

目前,从 PC 到板载 MSP430 的接口只能支持 SMBus 通信。

LMH1239EVM 上的外部控制引脚用于配置默认器件设置。控制引脚接口上的四级输入方案使用较少物理引脚即可增加器件可用的控制级数。通道设置和控制可在引脚模式下针对 LMH1239 的四个逻辑等级(L、R、F、H)进行配置。这四个逻辑等级对应的电压如下文表 2-1 所示。

表 2-1 四级电压输入和跳线连接说明
等级设置额定引脚电压
H将 1kΩ 连接至 VINVIN
F悬空(使引脚保持开路状态)2/3 × VIN
R将 20kΩ 连接至 GND1/3 × VIN
L将 1kΩ 连接至 GND0

典型的四级输入阈值:

  • L 和 R 之间的内部阈值 = 0.2 × VIN
  • R 和 F 之间的内部阈值 = 0.5 × VIN
  • F 和 H 之间的内部阈值 = 0.8 × VIN

要设置这四级电压输入,每路输入都由图 2-1 中设置的包含 6 个跳线引脚的组进行控制。

LMH1239EVM 用于用户配置的跳线方向图 2-1 用于用户配置的跳线方向

因此,以下跳线位置允许访问四个逻辑等级中的每个等级:

等级跳线连接
H引脚 1-3
F引脚 3-4(或不连接)
R引脚 4-6
L引脚 3-5

以下跳线具有四级输入控制:J10、J11、J12、J13、J14、J15、J16、J17、J18 和 J19。

在引脚模式下,OUT0_OUT1_SEL、LOOP_BW_SEL、VOD_DEM_SEL、MODE_SEL、OUT_CTRL、SDI_VOD、SDI_OUT_ENA 和 SDI_IN_SEL 引脚控制不同的 LMH1239 设置。使用 SPI 或 SMBus 时,可以通过寄存器控制设置相应的覆盖位,以覆盖这些初始引脚控制值。SPI 和 SMBus 接口均支持对各种器件设置的完全控制。有关跳线说明和区别,请参阅表 2-2表 2-3

表 2-2 SPI 模式下的连接说明(MODE_SEL = F 级)
元件名称注释
J1GNDGND 电源
J2VIN2.5V VIN 电源
J5ENABLELMH1239 的使能引脚。将引脚 1 和 2 分流以确保正常运行。有关详细信息,请参阅 LMH1239 数据表。
J6POCI将引脚 1 和 2 分流以将 POCI 信号连接至 J8,从而实现正常的 SPI 模式运行。
J7LOCK_N所选输入的时钟恢复器锁定指示器。将引脚 1 和 2 分流以确保正常运行。有关详细的控制信息,请参阅 LMH1239 数据表。
J8SPI 接入SPI 接入引脚。有关详细的引脚排列信息,请参阅数据表和 EVM 原理图。
J9SPI 接入

对于 SPI 模式,安装引脚 1-2、3-4 和 5-6 以实现 SPI 3.3V 至 2.5V 电平位移。使引脚 7-10 保持开路状态。

有关 SPI 运行的其他信息,请参阅数据表。

J10OUT0_OUT1_SEL

OUT0_OUT1_SEL 引脚用于选择 SMA 输出。

H:OUT0 和 OUT1 禁用。

F 和 L:OUT0 启用且 OUT1 禁用。

R:OUT0 和 OUT1 启用。

J11LOOP­_BW_SEL

LOOP­_BW_SEL–

H:13MHz/7MHz/5MHz/3MHz/1MHz。

F:13MHz/7MHz/5MHz/3MHz/1MHz。

R:800KHz/437KHz/312KHz/187KHz/62KHz。

L:400KHz/219KHz/156KHz/94KHz/31KHz。

注: 这些适用于 12Gbps/6Gbps/3Gbps/HD/SD 数据速率。H、R 和 L 情况需要外部电容。
J12VOD_DEM_SEL

VOD_DEM_SEL–

H:410mVpp,0dB DEM

F:560mVpp,-0.9dB

R:635mVpp,-2.4dB

L:810mVpp,-4.0dB

有关其他运行信息,请参阅数据表和 EVM 原理图。

J13MODE_SELF 级:SPI 模式
J14OUT_CTRL

OUT_CTRL 用于选择从选定的 IN 端口到已启用输出的信号流。OUT_CTRL 可以选择经时钟恢复的数据、经时钟恢复的数据及时钟、旁路时钟恢复器(均衡化数据路由到输出驱动器),或者已旁路的均衡器和时钟恢复器。

J15SDI_VOD

SDI VOD–

H:约 +5%(额定电压)

F:800mVpp(额定电压)

R:约为额定电压的 10%

L:约为额定电压的 -5%

J16CS_N_ADDR0芯片选择。当 CS_N 处于逻辑低电平时,CS_N 启用通过 SPI 接入 LMH1239 外设器件。
J17POCI_ADDR1

POCI 是 LMH1239 外设器件输出的 SPI 串行控制数据。

POCI 是 2.5V LVCMOS 输出。

J18SDI_OUT_ENA

SDI_OUT_ENA 引脚用于启用或禁用 SDI_OUT 75Ω 输出。

H:SDI_OUT 已禁用

F 和 R:请勿使用

L:SDI_OUT 启用

有关其他运行信息,请参阅数据表和 EVM 原理图。

J19SDI_IN_SELSDI_IN_SEL 引脚用于决定已启用的 SDI-IN 75Ω 输入。F 级:SDI-IN0。有关其他运行信息,请参阅数据表和 EVM 原理图。
表 2-3 SMBus 模式下的连接说明(MODE_SEL = L 级)
元件名称注释
J6POCI使引脚 1 和 2 保持开路状态,以确保 SMBus 正常运行。
J7LOCK_N所选输入的时钟恢复器锁定指示器。将引脚 1 和 2 分流以确保正常运行。有关详细的控制信息,请参阅 LMH1239 数据表。
J8SMBus 接入SMBus 接入引脚。有关详细的引脚排列信息,请参阅数据表和 EVM 原理图。
J9SMBus 接入外部 2kΩ 上拉电阻器连接至 3.3V 电源。为确保正常运行,在引脚 7-8 和 9-10 上安装分流跳线。使引脚 1-6 保持开路状态。有关 SMBus 运行的更多信息,请参阅数据表。
J13MODE_SELL 级:SMBus 模式。
J16ADDR0四级 Strap 配置引脚通过 J17 决定至多 16 个唯一的 SMBus 地址,用于创建 AD[1:0]。
J17ADDR1四级 Strap 配置引脚通过 J16 决定至多 16 个唯一的 SMBus 地址,用于创建 AD[1:0]。有关不同的 SMBus 地址组合,请参阅表 2-5
表 2-4 输入和输出通道连接
信号输入和输出
连接点编号功能
J4、J32SDI_OUT+、SDI_OUT–(BNC 单端)
J22、J3SDI_IN+、SDI_IN1+(BNC 单端)
J22、J23OUT0+、OUT0– (SMA)
J24、J25OUT1+、OUT1– (SMA)
注: 表 2-3 中未列出的跳线与表 2-2 中提到的功能相同。