如果使用单独的 I/O 输入,则使用 J2 将引脚 8 配置为:上拉至 VIO 电源输入、上拉至 VCC、下拉至 GND、VREF 或 SPLIT 终端输出。通过将一个分流器连接至 J2 上的 J1A2 和 J1A1 引脚,该引脚可以上拉至 V IO;通过将一个分流器连接至 J1A2 和 J1C 引脚,该引脚可以上拉至 VCC;通过将一个分流器连接至 J1 上的 J1A2 和 J1A3 引脚,该引脚可以下拉至 GND;或者通过将一个分流器连接至 J1A2 和 J1B 引脚,该引脚用作 SPLIT 终端输出。
- VREF 或 SPLIT 终端 (VCM):如果器件和应用支持分裂终端,则将 J1 设置为 VCM(V 共模),以将 VREF 或 SPLIT 引脚共模稳定电压输出驱动到分裂终端电容器的中心抽头。
- 无连接 (NC):如果器件和应用不需要使用引脚 5,则将其保持开路。如果器件具有 VREF 或 SPLIT 引脚,但应用不使用该引脚进行分裂端接,则在 C1 上添加一个电容器以提高 EMC 性能。
- 第二模式或控制输入(LBK、EN、AB、SHDN):如果器件和应用使用引脚 5 作为第二模式或控制引脚,则必要时,将 J1 设置为上拉到 VCC 或下拉到 GND。对于想要安装一个接地电阻的客户,R4 保持开路。
- I/O 和 RXD 电平转换电源:如果器件和应用与 VIO 或 VRXD 一起对收发器上的 I/O 引脚进行电平转换,则将 J1 设置为 VIO,从而将器件的引脚 5 连接到 VIO 电源输入。安装本地缓冲和旁路电容器 C10(无插座)或 C18(有插座)。
- 开漏输出 (FAULT):如果器件和应用使用引脚 5 作为开漏输出,则需要外部上拉电阻。将 J1 设置为上拉到 VCC 或 VIO。