ZHCUC96A July   2024  – September 2024

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1.     跳线信息
    2. 2.1 EVM 设置和操作
      1. 2.1.1 概述和基本操作设置
        1. 2.1.1.1  VCC 电源(J3、P2 或 TP10)
        2. 2.1.1.2  I/O 电源 VIO 或 VRXD(J3、J8、P1 或 TP9)
        3. 2.1.1.3  主电源和 I/O 接头 (J3)
        4. 2.1.1.4  TXD 输入(J3 或 TP5)
        5. 2.1.1.5  RXD 输出(J3 或 TP6)
        6. 2.1.1.6  通用引脚 8(J2、J3 或 TP3)
        7. 2.1.1.7  引脚 8 - J2 配置(3 向跳线)
        8. 2.1.1.8  TP3 配置
        9. 2.1.1.9  通用引脚 5(J1、J3 或 TP1)
        10. 2.1.1.10 引脚 5 - J1 配置(4 向跳线)
        11. 2.1.1.11 TP1 配置
        12. 2.1.1.12 J8 配置
        13. 2.1.1.13 SIC 网络配置(J4 和 J5)
      2. 2.1.2 使用 CAN 总线负载、终端和保护配置
      3. 2.1.3 使用客户可安装的 I/O 选项进行限流、上拉/下拉和噪声过滤
  7. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)
  8. 4其他信息
    1. 4.1 商标
  9. 5修订历史记录

引脚 5 - J1 配置(4 向跳线)

如果使用单独的 I/O 输入,则使用 J2 将引脚 8 配置为:上拉至 VIO 电源输入、上拉至 VCC、下拉至 GND、VREF 或 SPLIT 终端输出。通过将一个分流器连接至 J2 上的 J1A2 和 J1A1 引脚,该引脚可以上拉至 V IO;通过将一个分流器连接至 J1A2 和 J1C 引脚,该引脚可以上拉至 VCC;通过将一个分流器连接至 J1 上的 J1A2 和 J1A3 引脚,该引脚可以下拉至 GND;或者通过将一个分流器连接至 J1A2 和 J1B 引脚,该引脚用作 SPLIT 终端输出。

  • VREF 或 SPLIT 终端 (VCM):如果器件和应用支持分裂终端,则将 J1 设置为 VCM(V 共模),以将 VREF 或 SPLIT 引脚共模稳定电压输出驱动到分裂终端电容器的中心抽头。
  • 无连接 (NC):如果器件和应用不需要使用引脚 5,则将其保持开路。如果器件具有 VREF 或 SPLIT 引脚,但应用不使用该引脚进行分裂端接,则在 C1 上添加一个电容器以提高 EMC 性能。
  • 第二模式或控制输入(LBK、EN、AB、SHDN):如果器件和应用使用引脚 5 作为第二模式或控制引脚,则必要时,将 J1 设置为上拉到 VCC 或下拉到 GND。对于想要安装一个接地电阻的客户,R4 保持开路。
  • I/O 和 RXD 电平转换电源:如果器件和应用与 VIO 或 VRXD 一起对收发器上的 I/O 引脚进行电平转换,则将 J1 设置为 VIO,从而将器件的引脚 5 连接到 VIO 电源输入。安装本地缓冲和旁路电容器 C10(无插座)或 C18(有插座)。
  • 开漏输出 (FAULT):如果器件和应用使用引脚 5 作为开漏输出,则需要外部上拉电阻。将 J1 设置为上拉到 VCC 或 VIO