ZHCUC96A July   2024  – September 2024

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1.     跳线信息
    2. 2.1 EVM 设置和操作
      1. 2.1.1 概述和基本操作设置
        1. 2.1.1.1  VCC 电源(J3、P2 或 TP10)
        2. 2.1.1.2  I/O 电源 VIO 或 VRXD(J3、J8、P1 或 TP9)
        3. 2.1.1.3  主电源和 I/O 接头 (J3)
        4. 2.1.1.4  TXD 输入(J3 或 TP5)
        5. 2.1.1.5  RXD 输出(J3 或 TP6)
        6. 2.1.1.6  通用引脚 8(J2、J3 或 TP3)
        7. 2.1.1.7  引脚 8 - J2 配置(3 向跳线)
        8. 2.1.1.8  TP3 配置
        9. 2.1.1.9  通用引脚 5(J1、J3 或 TP1)
        10. 2.1.1.10 引脚 5 - J1 配置(4 向跳线)
        11. 2.1.1.11 TP1 配置
        12. 2.1.1.12 J8 配置
        13. 2.1.1.13 SIC 网络配置(J4 和 J5)
      2. 2.1.2 使用 CAN 总线负载、终端和保护配置
      3. 2.1.3 使用客户可安装的 I/O 选项进行限流、上拉/下拉和噪声过滤
  7. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)
  8. 4其他信息
    1. 4.1 商标
  9. 5修订历史记录

主电源和 I/O 接头 (J3)

所有关键 I/O 和电源 GND 功能都由该接头提供。此接头可以用在测试设备的接口上,也可以用短线缆连接到带有 CAN 控制器的现有客户应用板。

表 2-2 J3 引脚定义
引脚连接说明
1VCC收发器的引脚 3,VCC

3

VIO

支持具有 VIO 或 VRXD 引脚的器件的电平转换功能

5

P5

收发器的通用引脚 5,各种功能取决于收发器,例如:VREF、SPLIT、VRXD、VIO、LBK、EN、AB、SHDN、FAULT 和无连接 (NC)

7

P8

收发器的通用引脚 8,通常用于模式控制,例如:RS、SW、S、STB 和无连接 (NC)

9

RXD收发器的引脚 4,RXD(接收数据)

11

TXD

收发器的引脚 1,TXD(发送数据)

2

GND

收发器的引脚 2,GND。

4

6

8

10

12

该接头使每个信号对(TXD/GND 和 RXD/GND)都独立接地。如果该 EVM 与实验室设备一同使用,则通过简单的 2 引脚接头连接器将单独的线缆连接到这些主要点。如果该板连接到基于处理器的系统,则通过 12 引脚接头线缆将带有所有电源和信号的单根线缆连接到此端口。