ZHCUCA2 August   2024 TAS2320

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2快速入门指南
    1. 2.1 用于软件模式的 TAS2320EVM 设置
    2. 2.2 用于硬件模式的 TAS2320EVM 设置
  9. 3硬件
    1. 3.1  AC-MB 设置
      1. 3.1.1 音频串行接口设置
      2. 3.1.2 USB 音频 AC-MB 设置
      3. 3.1.3 外部音频 AC-MB 设置
    2. 3.2  AC-MB 电源
    3. 3.3  TAS2320EVM 上的默认跳线设置
    4. 3.4  I2C 目标地址选择
    5. 3.5  IOVDD 电源选项
    6. 3.6  AVDD 电源选项
    7. 3.7  VBAT 电源选项
    8. 3.8  PVDD 电源选项
    9. 3.9  IOVDD_BUFF 电源选项
    10. 3.10 扬声器输出
    11. 3.11 2 通道配置
    12. 3.12 4 线负载测量
  10. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单 (BOM)
  11. 5其他信息
    1. 5.1 商标

TAS2320EVM 上的默认跳线设置

TAS2320EVM 默认设置为硬件模式。TAS2320 单声道评估模块 展示了默认跳线设置。

TAS2320EVM 硬件模式下的默认跳线设置图 3-6 硬件模式下的默认跳线设置

TAS2320EVM 上所有跳线的默认位置如表 3-3 所示。

表 3-1 默认跳线设置
跳线设置说明

SEL1 (J9/J86)

21dBV-RampEn

从中间行短接至附近的引脚,以选择其中一个增益和斜坡启用/禁用选项。

SEL2 (J10/J87)

TDM0/I2SL

从中间行短接至附近的引脚,以选择其中一个通道选项。

SEL3 (J78)

下降沿

选择 SBCLK 采样边沿。

SEL4 (J79)

80mW

选择 Y 桥阈值选项。

SEL5 (J8/J12)

1S 模式

选择 1S 电源模式。2S 模式需要特殊的电源连接。

IOVDD_BUFF (J40/J43)

IOVDD_MB

将 IOVDD_BUFF 电源轨设置为与 IOVDD_MB 相同。

J54

开路

EEPROM 地址。

J53

短路

EEPROM WP。

J59

开路

额外的 SDA 上拉。

J61

开路

额外的 SCL 上拉。

VBAT (U1) (J5)

VIN (J21)

TAS2320 上的 VBAT 引脚由 J21 供电,请参阅节 3.7

VBAT_SNS (J4)

GND

VBAT_SNS 引脚连接至 GND。

J3

短路

短路时,IOVDD 由 IOVDD_MB 供电,请参阅节 3.5

J7

短路

短路时,AVDD 由板载 1.8V LDO 供电,请参阅节 3.6

J17

HW 模式

板载电压固定为 13V。

J20

短路(2 个跳线)

将板载升压输出连接到 PVDD,请参阅节 3.8

J1

VIN (J21)

板载升压源选择。