ZHCUCC3 September   2024 ISO1228

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1. 2.1 ISO1228 的引脚配置
    2. 2.2 EVM 电路板方框图和图像
    3. 2.3 EVM 设置和操作
      1. 2.3.1 EVM 跳线设置
  7. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单
  8. 4其他信息
    1. 4.1 商标

EVM 跳线设置

ISO1228EVM 具有多个可配置的跳线,可用于修改 ISO1228 的行为。默认情况下,所有跳线都保持打开状态,这会将 ISO1228 EVM 编程为在并行接口模式下运行,并在通道上启用输出和 1ms 的数字滤波。下面介绍了备用跳线配置和由此产生的器件行为。

ISO1228 的 COMM_SEL 引脚控制输出选项,可使用跳线 J4 进行配置。表 2-2 中介绍了 COMM_SEL 引脚的可用配置。

表 2-2 Comm_Sel 引脚跳线说明
跳线配置说明
J4所有引脚开路(默认)并行接口模式已启用(默认)
引脚 1 - 引脚 2 短接
(COMM_SEL 接地)
并行接口模式已启用
引脚 2 - 引脚 3 短接
(COMM_SEL 接至 VCC1)
串行接口模式已启用

ISO1228 的 F0 和 F1 引脚控制数字滤波器设置。由于每个引脚都有三种电位状态,因此有 9 种不同的组合和数字低通滤波器。引脚 F0 可配置跳线 J9,引脚 F1 可配置跳线 J10。表 2-3 中展示了引脚 F0 和 F1 的所有可能组合。数字滤波器也可以通过 SPI 寄存器进行编程。如果任何 SPI 滤波器使能寄存器位被翻转,F0 和 F1 引脚的状态将被忽略。

表 2-3 F0 和 F1 引脚跳线说明
选项跳线配置说明
1J9所有引脚开路
(默认)
1ms 滤波器平均时间(默认)
J10所有引脚开路
(默认)
2J9引脚 1 - 引脚 2 短接
(F0 接地)
0ns 滤波器平均时间
J10引脚 1 - 引脚 2 短接
(F1 接地)
3J9所有引脚开路
(默认)
1μs 滤波器平均时间
J10引脚 1 - 引脚 2 短接
(F1 接地)
4J9引脚 2 - 引脚 3 短接
(F0 接至 VCC1)
10μs 滤波器平均时间
J10引脚 1 - 引脚 2 短接
(F1 接地)
5J9引脚 1 - 引脚 2 短接
(F0 接地)
200μs 滤波器平均时间
J10所有引脚开路
(默认)
6J9引脚 2 - 引脚 3 短接
(F0 接至 VCC1)
3ms 滤波器平均时间
J10所有引脚开路
(默认)
7J9引脚 1 - 引脚 2 短接
(F0 接地)
10ms 滤波器平均时间
J10引脚 2 - 引脚 3 短接
(F1 接至 VCC1)
8J9所有引脚开路
(默认)
30ms 滤波器平均时间
J10引脚 2 - 引脚 3 短接
(F1 接至 VCC1)
9J9引脚 2 - 引脚 3 短接
(F0 接至 VCC1)
100ms 滤波器平均时间
J10引脚 2 - 引脚 3 短接
(F1 接至 VCC1)

ISO1228 的 OUT_EN 引脚用作输出使能控制,可配置跳线 J7。OUT_EN/NC 引脚的可用配置如表 2-4 所示。

表 2-4 OUT_EN 引脚跳线说明
跳线配置说明
J7所有引脚开路(默认)输出已启用(默认)
引脚 1 - 引脚 2 短接
(OUT_EN 接地)
输出引脚为三态
引脚 2 - 引脚 3 短接
(OUT_EN 接至 VCC1)
输出被启用