ZHCUCC7 September   2024

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 接口
      1. 2.1.1 模拟输入
      2. 2.1.2 EVM 输出配置和说明
      3. 2.1.3 放大器输出
        1. 2.1.3.1 差分输出
        2. 2.1.3.2 具有固定增益的单端输出
        3. 2.1.3.3 具有比例增益的单端输出
      4. 2.1.4 调制器输出
        1. 2.1.4.1 外部时钟
    2. 2.2 电源
      1. 2.2.1 VDD1/AVDD 输入
      2. 2.2.2 VDD2/DVDD 输入
    3. 2.3 EVM 运行
      1. 2.3.1 模拟输入和 VDD1/AVDD 电源
      2. 2.3.2 输出和 VDD2/DVDD 电源
      3. 2.3.3 测试过程
        1. 2.3.3.1 设备设置
        2. 2.3.3.2 过程
  9. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单
  10. 4其他信息
    1. 4.1 商标
  11. 5相关文档

具有比例增益的单端输出

使用具有单端输出的器件时,J3 连接器可连接该器件的 VOUT 和 VREF 输出引脚。

组装 R5 但未组装 R4 时,可以从 J3.1 访问 VREF,并且需要将 VREF 连接到基准电压以设置输出增益。组装无源器件 R1 和 C8 作为 VOUT 的低通滤波器,以衰减高频噪声分量。组装 C10 以使 VREF 电压保持稳定。可通过 J2 连接器连接到 VDD2 和 GND2。C5 和 C6 用作 VDD2 的去耦电容器,有助于保持电源稳定。

用户可以使用示波器观察 J3.2 (VOUT) 上的输出信号(以 J2.1 (GND2) 为基准)。