ZHCUCD3 September   2024 CC3301MOD

 

  1.   1
  2.   说明
  3.   特性
  4. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  5. 2硬件
    1. 2.1 硬件特性
    2. 2.2 连接器和跳线描述
      1. 2.2.1 LED 指示灯
      2. 2.2.2 跳线设置
      3. 2.2.3 BoosterPack 接头分配
      4. 2.2.4 JTAG 接头
    3. 2.3 电源
      1. 2.3.1 测量 CC33X1MOD 电流消耗
        1. 2.3.1.1 低电流测量 (LPDS)
        2. 2.3.1.2 有功电流测量
    4. 2.4 时钟
    5. 2.5 执行传导测试
  6. 3实现结果
    1. 3.1 评估设置
      1. 3.1.1 MCU 和 RTOS
      2. 3.1.2 处理器和 Linux
      3. 3.1.3 独立射频测试
        1. 3.1.3.1 无线电工具 BP-CC33X1MOD 硬件设置
  7. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单 (BOM)
  8. 5其他信息
    1. 5.1 商标

BoosterPack 接头分配

CC33X1MOD BoosterPack™ 具有两个 20 引脚接头连接器,可用于访问 CC33X1MOD 的多个引脚和功能。这些连接器上的信号分配如下图所示,具体说明见表 2-3表 2-4

BP-CCC33X1 引脚排列和相应信号的图像图 2-3 CC33X1MOD BoosterPack™ 引脚排列

表 2-3 P1 引脚分配
引脚在原理图中的名称器件的类型/方向说明
P1.1VCC_MCU_3V3输入无功能用途
P1.2保留不适用不适用
P1.3UART_TX_3V3输出用于 CC33X1MOD 向主机发送信号的 UART TX,连接 BLE 主机控制器接口
P1.4UART_RX_3V3输入CC33X1MOD UART RX 用于从主机接收信号,以实现 BLE 主机控制器连接
P1.5LP_RESET输入CC33X1MOD 的复位线,用于启用/禁用(低电平有效)。由主机通过 LaunchPad 引脚驱动
P1.6保留不适用不适用
P1.7SDIO_CLK_3V3输入SDIO 时钟或 SPI 时钟。必须由主机驱动
P1.8IRQ_WL_3V3输出CC33X1MOD 向主机发送的 Wi-Fi 活动中断请求
P1.9COEX_GRANT_3V3输出外部共存接口 - 授权(保留供将来使用)
P1.10ANT_SEL_3V3输出天线选择控制
P1.21VCC_MCU_5V电源向电路板提供的 5V 电源
P1.22GNDGND电路板接地
P1.23保留不适用不适用
P1.24保留不适用不适用
P1.25保留不适用不适用
P1.26保留不适用不适用
P1.27保留不适用不适用
P1.28保留不适用不适用
P1.29COEX_REQ_3V3输入外部共存接口 - 请求(保留供将来使用)
P1.30COEX_PRIORITY_3V3输入外部共存接口 - 优先级(保留供将来使用)
表 2-4 P2 引脚分配
引脚在原理图中的名称器件的类型/方向说明
P2.11IRQ_BLE_3V3输出CC33X1MOD 向主机发送的 BLE 活动中断请求
P2.12保留不适用不适用
P2.13保留不适用不适用
P2.14SDIO_D0_POCI_3V3输入/输出SDIO 数据 D0 或 SPI POCI
P2.15SDIO_CMD_PICO_3V3输入/输出SDIO 命令或 SPI PICO
P2.16保留不适用不适用
P2.17保留不适用不适用
P2.18SDIO_D3_3V3 (CS)输入/输出SDIO 数据 D3 或 SPI CS
P2.19SLOW_CLK_IN_3V3输入外部 RTC 时钟 32.768kHz 的输入
P2.20GNDGND电路板接地
P2.31保留不适用不适用
P2.32保留不适用不适用
P2.33保留不适用不适用
P2.34LOGGER_3V3输出CC33X1MOD 发送的跟踪程序(UART TX 调试记录器)
P2.35保留不适用不适用
P2.36UART_RTS_3V3输出从 CC33X1MOD 到主机的 UART RTS,用于 BLE HCI 流量控制
P2.37UART_CTS_3V3输入从主机到 CC33X1MOD 的 UART CTS,用于 BLE HCI 流量控制
P2.38SDIO_D1_3V3输入/输出SDIO 数据 D1
P2.39SDIO_D2_3V3输入/输出SDIO 数据 D2
P2.40保留不适用不适用