ZHCUCG8 November   2024 LMK3H0102

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2关键配置设置概述
    1. 2.1 LMK3H0102Axxx 关键器件设置
  6. 3OTP 页面配置概述
    1. 3.1 LMK3H0102Axxx OTP 页面配置
  7. 4LMK3H0102Axxx 配置寄存器
    1. 4.1 LMK3H0102A001 寄存器
      1. 4.1.1  LMK3H0102A001 R0 寄存器(地址 = 0x0)[复位 = 0x0863]
      2. 4.1.2  LMK3H0102A001 R1 寄存器(地址 = 0x1)[复位 = 0x5599]
      3. 4.1.3  LMK3H0102A001 R2 寄存器(地址 = 0x2)[复位 = 0xC28F]
      4. 4.1.4  LMK3H1002A001 R3 寄存器(地址 = 0x3)[复位 = 0x1801]
      5. 4.1.5  LMK3H0102A001 R4 寄存器(地址 = 0x4)[复位 = 0x0000]
      6. 4.1.6  LMK3H0102A001 R5 寄存器(地址 = 0x5)[复位 = 0x0000]
      7. 4.1.7  LMK3H0102A001 R6 寄存器(地址 = 0x6)[复位 = 0x0AB8]
      8. 4.1.8  LMK3H0102A001 R7 寄存器(地址 = 0x7)[复位 = 0x2461]
      9. 4.1.9  LMK3H0102A001 R8 寄存器(地址 = 0x8)[复位 = 0xC28F]
      10. 4.1.10 LMK3H0102A001 R9 寄存器(地址 = 0x9)[复位 = 0x4036]
      11. 4.1.11 LMK3H0102A001 R10 寄存器(地址 = 0xA)[复位 = 0x0010]
      12. 4.1.12 LMK3H0102A001 R11 寄存器(地址 = 0xB)[复位 = 0x0000]
      13. 4.1.13 LMK3H0102A001 R12 寄存器(地址 = 0xC)[复位 = 0xE800]
    2. 4.2 LMK3H0102A006 寄存器
      1. 4.2.1  LMK3H0102A006 R0 寄存器(地址 = 0x0)[复位 = 0x0489]
      2. 4.2.2  LMK3H0102A006 R1 寄存器(地址 = 0x1)[复位 = 0x2199]
      3. 4.2.3  LMK3H0102A006 R2 寄存器(地址 = 0x2)[复位 = 0xC71C]
      4. 4.2.4  LMK3H1002A006 R3 寄存器(地址 = 0x3)[复位 = 0x1903]
      5. 4.2.5  LMK3H0102A006 R4 寄存器(地址 = 0x4)[复位 = 0x0000]
      6. 4.2.6  LMK3H0102A014 R5 寄存器(地址 = 0x5)[复位 = 0x0000]
      7. 4.2.7  LMK3H0102A006 R6 寄存器(地址 = 0x6)[复位 = 0x8AA7]
      8. 4.2.8  LMK3H0102A006 R7 寄存器(地址 = 0x7)[复位 = 0x579F]
      9. 4.2.9  LMK3H0102A006 R8 寄存器(地址 = 0x8)[复位 = 0xC28F]
      10. 4.2.10 LMK3H0102A006 R9 寄存器(地址 = 0x9)[复位 = 0xD066]
      11. 4.2.11 LMK3H0102A006 R10 寄存器(地址 = 0xA)[复位 = 0x0010]
      12. 4.2.12 LMK3H0102A006 R11 寄存器(地址 = 0xB)[复位 = 0x0000]
      13. 4.2.13 LMK3H0102A006 R12 寄存器(地址 = 0xC)[复位 = 0xE800]
    3. 4.3 LMK3H0102A014 寄存器
      1. 4.3.1  LMK3H0102A014 R0 寄存器(地址 = 0x0)[复位 = 0x0861]
      2. 4.3.2  LMK3H0102A014 R1 寄存器(地址 = 0x1)[复位 = 0x5599]
      3. 4.3.3  LMK3H0102A014 R2 寄存器(地址 = 0x2)[复位 = 0xC28F]
      4. 4.3.4  LMK3H1002A014 R3 寄存器(地址 = 0x3)[复位 = 0x1801]
      5. 4.3.5  LMK3H0102A014 R4 寄存器(地址 = 0x4)[复位 = 0x0001]
      6. 4.3.6  LMK3H0102A014 R5 寄存器(地址 = 0x5)[复位 = 0x0000]
      7. 4.3.7  LMK3H0102A014 R6 寄存器(地址 = 0x6)[复位 = 0x0AA0]
      8. 4.3.8  LMK3H0102A014 R7 寄存器(地址 = 0x7)[复位 = 0x6403]
      9. 4.3.9  LMK3H0102A014 R8 寄存器(地址 = 0x8)[复位 = 0xC28F]
      10. 4.3.10 LMK3H0102A014 R9 寄存器(地址 = 0x9)[复位 = 0x4866]
      11. 4.3.11 LMK3H0102A014 R10 寄存器(地址 = 0xA)[复位 = 0x0010]
      12. 4.3.12 LMK3H0102A014 R11 寄存器(地址 = 0xB)[复位 = 0x0000]
      13. 4.3.13 LMK3H0102A014 R12 寄存器(地址 = 0xC)[复位 = 0xE800]
    4. 4.4 LMK3H0102A015 寄存器
      1. 4.4.1  LMK3H0102A015 R0 寄存器(地址 = 0x0)[复位 = 0x0861]
      2. 4.4.2  LMK3H0102A015 R1 寄存器(地址 = 0x1)[复位 = 0x5599]
      3. 4.4.3  LMK3H0102A015 R2 寄存器(地址 = 0x2)[复位 = 0xC28F]
      4. 4.4.4  LMK3H1002A015 R3 寄存器(地址 = 0x3)[复位 = 0x1801]
      5. 4.4.5  LMK3H0102A015 R4 寄存器(地址 = 0x4)[复位 = 0x0000]
      6. 4.4.6  LMK3H0102A015 R5 寄存器(地址 = 0x5)[复位 = 0x0000]
      7. 4.4.7  LMK3H0102A015 R6 寄存器(地址 = 0x6)[复位 = 0x0AA1]
      8. 4.4.8  LMK3H0102A015 R7 寄存器(地址 = 0x7)[复位 = 0x1507]
      9. 4.4.9  LMK3H0102A015 R8 寄存器(地址 = 0x8)[复位 = 0xC28F]
      10. 4.4.10 LMK3H0102A015 R9 寄存器(地址 = 0x9)[复位 = 0x5066]
      11. 4.4.11 LMK3H0102A015 R10 寄存器(地址 = 0xA)[复位 = 0x0010]
      12. 4.4.12 LMK3H0102A015 R11 寄存器(地址 = 0xB)[复位 = 0x0000]
      13. 4.4.13 LMK3H0102A015 R12 寄存器(地址 = 0xC)[复位 = 0xE800]
    5. 4.5 LMK3H0102A016 寄存器
      1. 4.5.1  LMK3H0102A016 R0 寄存器(地址 = 0x0)[复位 = 0x00C1]
      2. 4.5.2  LMK3H0102A016 R1 寄存器(地址 = 0x1)[复位 = 0xAB99]
      3. 4.5.3  LMK3H0102A016 R2 寄存器(地址 = 0x2)[复位 = 0x84EA]
      4. 4.5.4  LMK3H1002A016 R3 寄存器(地址 = 0x3)[复位 = 0x3001]
      5. 4.5.5  LMK3H0102A016 R4 寄存器(地址 = 0x4)[复位 = 0x0000]
      6. 4.5.6  LMK3H0102A016 R5 寄存器(地址 = 0x5)[复位 = 0x0000]
      7. 4.5.7  LMK3H0102A016 R6 寄存器(地址 = 0x6)[复位 = 0x1566]
      8. 4.5.8  LMK3H0102A016 R7 寄存器(地址 = 0x7)[复位 = 0x241D]
      9. 4.5.9  LMK3H0102A016 R8 寄存器(地址 = 0x8)[复位 = 0x84EA]
      10. 4.5.10 LMK3H0102A016 R9 寄存器(地址 = 0x9)[复位 = 0x6066]
      11. 4.5.11 LMK3H0102A016 R10 寄存器(地址 = 0xA)[复位 = 0x0810]
      12. 4.5.12 LMK3H0102A016 R11 寄存器(地址 = 0xB)[复位 = 0x0000]
      13. 4.5.13 LMK3H0102A016 R12 寄存器(地址 = 0xC)[复位 = 0xE800]

LMK3H0102A006 R7 寄存器(地址 = 0x7)[复位 = 0x579F]

表 4-21 R7 寄存器字段说明
字段类型复位说明
15保留R0x0保留
14:13REF_CTRL_PIN_FUNCR/W0x2

设置 REF_CTRL 引脚的功能。该字段存储在 EFUSE 中。

0h:REF_CTRL 引脚被禁用,拉至 GND。

1h:REF_CTRL 引脚被禁用,三态。

2h:REF_CTRL 引脚用作附加 LVCMOS REF_CLK 输出。

3h:REF_CTRL 引脚用作“时钟就绪”信号。

12:11REF_CLK_DIVR/W0x2

当 REF_CTRL 用作 REF_CLK 时,REF_CLK 输出分频器值。该字段存储在 EFUSE 中。

0h:禁用 REF_CLK。

1h:FOD/2。

2h:FOD/4。

3h:FOD/8。

10保留R/W0x1保留。请勿向该字段写入“1”以外的任何值。
9REF_CLK_FOD_SELR/W0x1

选择用于生成 REF_CLK 输出的 FOD。该字段存储在 EFUSE 中。

0h:FOD0。

1h:FOD1。

8OUT1_ENR/W0x1

OUT1 的输出启用位。该字段存储在 EFUSE 中。

0h:OUT1 禁用。

1h:OUT1 启用。

7OUT1_CH_SELR/W0x1

选择 OUT1 的源。该字段存储在 EFUSE 中。

0h:如果 CH0_EDGE_COMB_EN 为“0”,则 OUT1 源自通道分频器 0;如果 CH0_EDGE_COMB_EN 为“1”,则源自边缘组合器。

1h:如果 CH1_EDGE_COMB_EN 为“0”,则 OUT1 源自通道分频器 1;如果 CH1_EDGE_COMB_EN 为“1”,则源自边缘组合器。

6:5OUT1_SLEW_RATER/W0x0

OUT1 的压摆率控制。该字段存储在 EFUSE 中。

仅适用于差分输出格式。

0h:2.3V/ns 和 3.5V/ns 之间。

1h:2.0V/ns 和 3.2V/ns 之间。

2h:1.7V/ns 和 2.8V/ns 之间。

3h:1.4V/ns 和 2.7V/ns 之间。

4:2OUT1_FMTR/W0x7

选择 OUT1 的输出格式。该字段存储在 EFUSE 中。

0h:LP-HCSL 100Ω 端接。

1h:LP-HCSL 85Ω 端接。

2h:交流耦合 LVDS。

3h:直流耦合 LVDS。

4h:LVCMOS,启用 OUTx_P,禁用 OUTx_N。

5h:LVCMOS,禁用 OUTx_P,启用 OUTx_N。

6h:LVCMOS,启用 OUTx_P,启用 OUTx_N,具有 180 度的相位差。

7h:LVCMOS,启用 OUTx_P,启用 OUTx_N,OUTx_P 和 OUTx_N 同相。

1OUT0_ENR/W0x1

OUT0 的输出启用位。该字段存储在 EFUSE 中。

0h:OUT0 禁用。

1h:OUT0 启用。

0OE_PIN_POLARITYR/W0x1

OE 引脚极性选择。该位不影响 OUTx_EN 位的极性,仅影响 OE 引脚。该字段存储在 EFUSE 中。

0h:OE 为高电平有效(OE 连接至 VDD 启用输出)。

1h:OE 为低电平有效(OE 连接至 GND 启用输出)。