ZHCUCI7 July 2024 LMK5C33216A
“Input”页面提供器件所有输入、APLL 频率和 DPLL 频率的概览视图。
运行开始页面第 7 步中的脚本来计算 DPLL 分频器和环路滤波器时,此页面显示设置 DPLL 频率的 DPLL 分频器值。此处显示的 DPLL 频率正是所需的确切频率。
每个 DPLL 支持两组 DPLL 分频器,可供选择。此时,该工具仅计算“FB Config 1”的分频器。要使用两个不同的反馈分频器,必须按以下过程操作:
使用两个反馈分频器时,不要求 TDC 速率完全相同,只要求两个 DPLL 反馈配置的 TDC 速率差在 ±5% 以内即可。