ZHCUCK1 November   2024 TDP142-Q1

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 器件信息
  8. 2硬件
    1. 2.1 电源要求
    2. 2.2 跳线信息
      1. 2.2.1 配置跳线电平
      2. 2.2.2 默认和可调跳线设置
    3. 2.3 最佳实践
  9. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)
  10. 4其他信息
    1. 4.1 商标
    2. 4.2 相关文档

配置跳线电平

TDP142-Q1 EVM 具有四电平输入引脚(I2C_EN、A0 和 DPEQ[1:0]),用于控制均衡增益并将 TDP142-Q1 置于不同的工作模式。这些四电平输入使用电阻分压器来帮助设置四个有效电平并提供更广泛的控制设置。内部上拉和下拉电阻器可以与外部电阻器连接结合使用,以实现所需的电压电平

表 2-1 四电平配置跳线设置
等级设置

将 1kΩ 5% 连接至 GND。
R将 20kΩ 5% 连接至 GND。
F悬空(使引脚保持开路状态)

高电平

将 1kΩ 5% 连接至 VCC

注:

在内部复位的上升沿上,锁存所有四电平输入。在 tcfg_hd 之后,隔离内部上拉和下拉电阻以降低功耗。