SN65LVDS93B

正在供货

10MHz - 85MHz LVDS 串行器/解串器变送器

米6体育平台手机版_好二三四详情

Protocols Catalog Rating Catalog Operating temperature range (°C) -40 to 85
Protocols Catalog Rating Catalog Operating temperature range (°C) -40 to 85
TSSOP (DGG) 56 113.4 mm² 14 x 8.1
  • –40°C 至 85°C 的工业温度范围
  • LVDS 显示 Serdes 接口,可直接连接至具有集成 LVDS 的 LCD 显示面板
  • 封装选项:8.1mm × 14mm TSSOP
  • 1.8V 至 3.3V 耐压数据输入,可直接连接至低功耗、低压应用和图形处理器
  • 传输速率高达 85Mpps(百万像素/秒);像素时钟频率范围为 10MHz 至 85MHz;最高支持 2.38Gbps 的数据速率
  • 适合 HVGA 到高清 (HD) 范围内的显示分辨率,并且电磁干扰 (EMI) 较低
  • 通过 3.3V 单电源供电运行,75MHz 频率下的功耗为 170mW(典型值)
  • 28 个数据通道和时钟输入低压 TTL 至 4 个数据通道和时钟输出低压差分
  • 禁用时的功耗不到 1mW
  • 可选上升或下降时钟沿触发输入
  • ESD:5kV HBM
  • 支持扩频时钟 (SSC)
  • 支持从 RGB 888 转换至 LVDS I
  • –40°C 至 85°C 的工业温度范围
  • LVDS 显示 Serdes 接口,可直接连接至具有集成 LVDS 的 LCD 显示面板
  • 封装选项:8.1mm × 14mm TSSOP
  • 1.8V 至 3.3V 耐压数据输入,可直接连接至低功耗、低压应用和图形处理器
  • 传输速率高达 85Mpps(百万像素/秒);像素时钟频率范围为 10MHz 至 85MHz;最高支持 2.38Gbps 的数据速率
  • 适合 HVGA 到高清 (HD) 范围内的显示分辨率,并且电磁干扰 (EMI) 较低
  • 通过 3.3V 单电源供电运行,75MHz 频率下的功耗为 170mW(典型值)
  • 28 个数据通道和时钟输入低压 TTL 至 4 个数据通道和时钟输出低压差分
  • 禁用时的功耗不到 1mW
  • 可选上升或下降时钟沿触发输入
  • ESD:5kV HBM
  • 支持扩频时钟 (SSC)
  • 支持从 RGB 888 转换至 LVDS I

SN65LVDS93B LVDS SerDes(串行器/解串器)发送器在单个集成电路中包含 4 个 7 位并行负载串行输出移位寄存器、1 个 7 时钟合成器以及 5 个低电压差动信号 (LVDS) 驱动器。借助这些功能,可以通过 5 个平衡对导体同步传输 28 位单端 LVTTL 数据并由兼容的接收器(如 DS90CR286A 和 SN65LVDS94)进行接收。

发送数据时,数据位 D0 至 D27 会在输入时钟信号 (CLKIN) 边沿全部加载到寄存器中。可通过时钟选择 (CLKSEL) 引脚来选择时钟的上升沿或下降沿。CLKIN 的频率会实现比率为 7 的倍增,然后用于以串行方式以 7 位时间片解除数据寄存器的负载。接着会将 4 个串行数据流和锁相时钟 (CLKOUT) 输出至 LVDS 输出驱动器。CLKOUT 的频率与输入时钟 (CLKIN) 相同。

SN65LVDS93B 器件无需外部组件,只需很少控制,甚至无需控制。发送器输入端的数据总线与接收器输出端的数据总线相同,数据传输对于用户而言是透明的。用户唯一能够干预的是选择时钟上升沿(向 CLKSEL 输入高电平)或下降沿(向 CLKSEL 输入低电平),以及能够使用关断/清零 (SHTDN) 信号。SHTDN 是一个低电平有效输入,可禁用时钟并关断 LVDS 输出驱动器,从而降低功耗。如果该信号为低电平,则可以清除所有内部寄存器(处于低电平)。

SN65LVDS93B 在环境空气中的工作温度范围为 –40°C 至 85°C。

SN65LVDS93B LVDS SerDes(串行器/解串器)发送器在单个集成电路中包含 4 个 7 位并行负载串行输出移位寄存器、1 个 7 时钟合成器以及 5 个低电压差动信号 (LVDS) 驱动器。借助这些功能,可以通过 5 个平衡对导体同步传输 28 位单端 LVTTL 数据并由兼容的接收器(如 DS90CR286A 和 SN65LVDS94)进行接收。

发送数据时,数据位 D0 至 D27 会在输入时钟信号 (CLKIN) 边沿全部加载到寄存器中。可通过时钟选择 (CLKSEL) 引脚来选择时钟的上升沿或下降沿。CLKIN 的频率会实现比率为 7 的倍增,然后用于以串行方式以 7 位时间片解除数据寄存器的负载。接着会将 4 个串行数据流和锁相时钟 (CLKOUT) 输出至 LVDS 输出驱动器。CLKOUT 的频率与输入时钟 (CLKIN) 相同。

SN65LVDS93B 器件无需外部组件,只需很少控制,甚至无需控制。发送器输入端的数据总线与接收器输出端的数据总线相同,数据传输对于用户而言是透明的。用户唯一能够干预的是选择时钟上升沿(向 CLKSEL 输入高电平)或下降沿(向 CLKSEL 输入低电平),以及能够使用关断/清零 (SHTDN) 信号。SHTDN 是一个低电平有效输入,可禁用时钟并关断 LVDS 输出驱动器,从而降低功耗。如果该信号为低电平,则可以清除所有内部寄存器(处于低电平)。

SN65LVDS93B 在环境空气中的工作温度范围为 –40°C 至 85°C。

下载 观看带字幕的视频 视频

技术文档

star =有关此米6体育平台手机版_好二三四的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 4
类型 标题 下载最新的英语版本 日期
* 数据表 SN65LVDS93B 10MHz - 85MHz 28 位平板显示链路 LVDS Serdes 发送器 数据表 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2018年 9月 17日
应用手册 High-Speed Layout Guidelines for Reducing EMI for LVDS SerDes Designs 2018年 11月 9日
技术文章 How to select serializers and deserializers in HMI systems PDF | HTML 2018年 4月 24日
EVM 用户指南 LVDS83BTSSOPEVM User's Guide 2017年 10月 13日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

LVDS83BTSSOPEVM — LVDS83BT 10-135MHz 28 位 LVDS 变送器/串行器评估模块

SN75LVDS83B 变送器在单个集成电路中包含 4 个 7 位并行负载串行输出相移寄存器、1 个 7X 时钟合成器以及 5 个低电压差动信号 (LVDS) 线路驱动器。借助这些功能,可通过 5 个平衡对导体将 28 位单端 LVTTL 数据同步发送至兼容接收器,如 SN75LVDS82 和具有集成 LVDS 接收器的 LCD 面板。该 EVM 同样适用于评估 SN65LVDS93A 和 SN65LVDS93A-Q1 器件。
用户指南: PDF
TI.com 上无现货
模拟工具

PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源米6体育平台手机版_好二三四系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短米6体育平台手机版_好二三四上市时间并降低开发成本。

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
模拟工具

TINA-TI — 基于 SPICE 的模拟仿真程序

TINA-TI 提供了 SPICE 所有的传统直流、瞬态和频域分析以及更多。TINA 具有广泛的后处理功能,允许您按照希望的方式设置结果的格式。虚拟仪器允许您选择输入波形、探针电路节点电压和波形。TINA 的原理图捕获非常直观 - 真正的“快速入门”。

TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。

TINA 是米6体育平台手机版_好二三四 (TI) 专有的 DesignSoft 米6体育平台手机版_好二三四。该免费版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。

如需获取可用 TINA-TI 模型的完整列表,请参阅:SpiceRack - 完整列表 

需要 HSpice (...)

用户指南: PDF
英语版 (Rev.A): PDF
参考设计

TIDA-010013 — 适用于 Sitara™ 处理器的 RGB 转 OLDI/LVDS 显示桥接参考设计

Higher resolution displays are now in larger demand than ever before. This results in a higher pixel clock which can lead to challenges such as high EMI emission and noise immunity. As a result, the video interface now transitions from a traditional RGB to LVDS video interface. As microprocessors (...)
设计指南: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
TSSOP (DGG) 56 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐米6体育平台手机版_好二三四可能包含与 TI 此米6体育平台手机版_好二三四相关的参数、评估模块或参考设计。

支持和培训

视频