SN74AC2G101

预发布

具有施密特触发输入、用于时钟输入信号的双通道可配置门

米6体育平台手机版_好二三四详情

Technology family AC Supply voltage (min) (V) 1.5 Supply voltage (max) (V) 6 Number of channels 2 IOL (max) (mA) 24 IOH (max) (mA) -24 Input type Schmitt-Trigger Output type Push-Pull Features Input clamp diode, Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
Technology family AC Supply voltage (min) (V) 1.5 Supply voltage (max) (V) 6 Number of channels 2 IOL (max) (mA) 24 IOH (max) (mA) -24 Input type Schmitt-Trigger Output type Push-Pull Features Input clamp diode, Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
WQFN (BQB) 16 8.75 mm² 3.5 x 2.5
  • 1.5V 至 6V 的宽工作电压范围
  • 输入电压高达 6V
  • 电压为 5V 时,为 ±24mA 的连续输出驱动
  • 电压为 5V 时,支持高达 ±75mA 的输出驱动(短时突发)
  • 驱动 50Ω 传输线
  • 电压为 5V 且负载为 50pF 时的最大 tpd 为 11.3ns
  • 1.5V 至 6V 的宽工作电压范围
  • 输入电压高达 6V
  • 电压为 5V 时,为 ±24mA 的连续输出驱动
  • 电压为 5V 时,支持高达 ±75mA 的输出驱动(短时突发)
  • 驱动 50Ω 传输线
  • 电压为 5V 且负载为 50pF 时的最大 tpd 为 11.3ns

SN74AC2G101 包含两个具有上升沿触发可配置逻辑时钟、低电平有效清零功能和数据输入的独立 D 类触发器。时钟输入可被配置为支持多种单输入和双输入逻辑功能,包括缓冲器、反相器、与、或、与非、或非、异或、异或非。所有输入均采用施密特触发架构,以支持慢速或高噪声输入信号。

SN74AC2G101 包含两个具有上升沿触发可配置逻辑时钟、低电平有效清零功能和数据输入的独立 D 类触发器。时钟输入可被配置为支持多种单输入和双输入逻辑功能,包括缓冲器、反相器、与、或、与非、或非、异或、异或非。所有输入均采用施密特触发架构,以支持慢速或高噪声输入信号。

下载 观看带字幕的视频 视频

技术文档

star =有关此米6体育平台手机版_好二三四的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 15
类型 标题 下载最新的英语版本 日期
* 数据表 SN74AC2G101 具有清零功能的双通道可配置时钟触发器 数据表 PDF | HTML 英语版 PDF | HTML 2024年 9月 4日
应用简报 在系统设计中使用可配置逻辑 PDF | HTML 英语版 PDF | HTML 2024年 11月 19日
应用手册 Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
更多文献资料 HiRel Unitrode Power Management Brochure 2009年 7月 7日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
应用手册 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
应用手册 使用逻辑器件进行设计 (Rev. C) 1997年 6月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
应用手册 Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑米6体育平台手机版_好二三四通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
评估板

14-24-NL-LOGIC-EVM — 采用 14 引脚至 24 引脚无引线封装的逻辑米6体育平台手机版_好二三四通用评估模块

14-24-EVM 是一款灵活的评估模块 (EVM),旨在支持具有 14 引脚至 24 引脚 BQA、BQB、RGY、RSV、RJW 或 RHL 封装的任何逻辑或转换器件。

用户指南: PDF | HTML
英语版 (Rev.A): PDF | HTML
TI.com 上无现货
封装 引脚 CAD 符号、封装和 3D 模型
WQFN (BQB) 16 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频