米6体育平台手机版_好二三四详情

Technology family HC Number of channels 1 Operating temperature range (°C) -40 to 85 Rating Catalog Supply current (max) (µA) 80
Technology family HC Number of channels 1 Operating temperature range (°C) -40 to 85 Rating Catalog Supply current (max) (µA) 80
PDIP (N) 16 181.42 mm² 19.3 x 9.4 SOIC (D) 16 59.4 mm² 9.9 x 6 SOP (NS) 16 79.56 mm² 10.2 x 7.8 SSOP (DB) 16 48.36 mm² 6.2 x 7.8 TSSOP (PW) 16 32 mm² 5 x 6.4
  • 专门针对高速存储器解码器和数据传输系统
  • 宽工作电压范围(2V 至 6V)
  • 输出可驱动多达 10 个低功耗肖特基晶体管逻辑电路 (LSTTL) 负载
  • 低功耗,ICC 最大值为 80µA
  • tpd典型值 = 15ns
  • ±4mA 输出驱动 (在 5V 时)
  • 低输入电流,最大值为 1µA
  • 低电平有效输出(所选输出为低电平)
  • 纳入三个使能输入以简化级联或数据接收
  • 专门针对高速存储器解码器和数据传输系统
  • 宽工作电压范围(2V 至 6V)
  • 输出可驱动多达 10 个低功耗肖特基晶体管逻辑电路 (LSTTL) 负载
  • 低功耗,ICC 最大值为 80µA
  • tpd典型值 = 15ns
  • ±4mA 输出驱动 (在 5V 时)
  • 低输入电流,最大值为 1µA
  • 低电平有效输出(所选输出为低电平)
  • 纳入三个使能输入以简化级联或数据接收

SNx4HC138 器件设计用于需要极短传播延迟时间的高性能存储器解码或数据路由应用。在高性能存储系统中,可使用此类解码器来尽可能地消除系统解码的影响。与使用高速使能电路的高速存储器一起使用时,这些解码器的延迟时间和存储器的使能时间通常小于存储器的典型存取时间。这意味着解码器引起的有效系统延迟可以忽略不计。

SNx4HC138 器件设计用于需要极短传播延迟时间的高性能存储器解码或数据路由应用。在高性能存储系统中,可使用此类解码器来尽可能地消除系统解码的影响。与使用高速使能电路的高速存储器一起使用时,这些解码器的延迟时间和存储器的使能时间通常小于存储器的典型存取时间。这意味着解码器引起的有效系统延迟可以忽略不计。

下载 观看带字幕的视频 视频

技术文档

star =有关此米6体育平台手机版_好二三四的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 15
类型 标题 下载最新的英语版本 日期
* 数据表 SNx4HC138 3 线路至 8 线路解码器/多路信号分离器 数据表 (Rev. G) PDF | HTML 英语版 (Rev.G) PDF | HTML 2021年 12月 15日
应用手册 Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
应用手册 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
应用手册 使用逻辑器件进行设计 (Rev. C) 1997年 6月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
应用手册 SN54/74HCT CMOS Logic Family Applications and Restrictions 1996年 5月 1日
应用手册 Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑米6体育平台手机版_好二三四通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
封装 引脚 CAD 符号、封装和 3D 模型
PDIP (N) 16 Ultra Librarian
SOIC (D) 16 Ultra Librarian
SOP (NS) 16 Ultra Librarian
SSOP (DB) 16 Ultra Librarian
TSSOP (PW) 16 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频