ZHCSET3A November 2015 – December 2015 DS90CR286AT-Q1
PRODUCTION DATA.
DS90CR286AT-Q1 接收器可将四条 LVDS(低压差分信令)数据流转换回 28 位并行 LVCMOS 数据。接收器数据在输出时钟的上升沿输出选通信号。
接收器 LVDS 时钟的工作速率为 20MHz 至 66MHz。DS90CR286AT-Q1 会锁相至输入 LVDS 时钟、对 LVDS 数据线路上的串行位流进行采样、然后将其转换为 28 位并行输出数据。在 66MHz 的传入时钟速率下,每条 LVDS 输入线路均以 462Mbps 的位速率运行,最大吞吐量达 1.848Gbps。
DS90CR286AT-Q1 器件的接收器输出拥有更长的数据有效时间,相比上一代接收器有显著提升。DS90CR286AT-Q1 针对 PCB 电路板芯片间 OpenLDI 至 RGB 桥接转化而设计。对于这款器件,不建议通过电缆互连的方式传输 LVDS 数据。
用户使用兼容的 OpenLDI 发送器和 DS90CR286AT-Q1 接收器设计子系统时,需要确保偏差裕度预算 (RSKM) 在可接受的范围内。有关 RSKM 的详细信息,可参见“应用信息”部分。
器件型号 | 封装 | 封装尺寸(标称值) |
---|---|---|
DS90CR286AT-Q1 | TSSOP (56) | 14.00mm x 6.10mm |