JAJSKQ3D
February 2016 – December 2022
LM5165
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Integrated Power MOSFETs
7.3.2
Selectable PFM or COT Mode Converter Operation
7.3.3
COT Mode Light-Load Operation
7.3.4
Low Dropout Operation and 100% Duty Cycle Mode
7.3.5
Adjustable Output Voltage (FB)
7.3.6
Adjustable Current Limit
7.3.7
Precision Enable (EN) and Hysteresis (HYS)
7.3.8
Power Good (PGOOD)
7.3.9
Configurable Soft Start (SS)
7.3.10
Thermal Shutdown
7.4
Device Functional Modes
7.4.1
Shutdown Mode
7.4.2
Standby Mode
7.4.3
Active Mode in COT
7.4.4
Active Mode in PFM
7.4.5
Sleep Mode in PFM
8
Applications and Implementation
8.1
Application Information
8.2
Typical Applications
8.2.1
Design 1: Wide VIN, Low IQ COT Converter Rated at 5 V, 150 mA
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.2.1
Custom Design With WEBENCH® Tools
8.2.1.2.2
Switching Frequency – RT
8.2.1.2.3
Filter Inductor – LF
8.2.1.2.4
Output Capacitors – COUT
8.2.1.2.5
Series Ripple Resistor – RESR
8.2.1.2.6
Input Capacitor – CIN
8.2.1.2.7
Soft-Start Capacitor – CSS
8.2.1.3
Application Curves
8.2.2
Design 2: Small Solution Size PFM Converter Rated at 3.3 V, 50 mA
8.2.2.1
Design Requirements
8.2.2.2
Detailed Design Procedure
8.2.2.2.1
Peak Current Limit Setting – RILIM
8.2.2.2.2
Switching Frequency – LF
8.2.2.2.3
Output Capacitor – COUT
8.2.2.2.4
Input Capacitor – CIN
8.2.2.3
Application Curves
8.2.3
Design 3: High Density 12-V, 75-mA PFM Converter
8.2.3.1
Design Requirements
8.2.3.2
Detailed Design Procedure
8.2.3.2.1
Peak Current Limit Setting – RILIM
8.2.3.2.2
Switching Frequency – LF
8.2.3.2.3
Input and Output Capacitors – CIN, COUT
8.2.3.2.4
Feedback Resistors – RFB1, RFB2
8.2.3.2.5
Undervoltage Lockout Setpoint – RUV1, RUV2, RHYS
8.2.3.2.6
Soft Start – CSS
8.2.3.3
Application Curves
8.2.4
Design 4: 3.3-V, 150-mA COT Converter With High Efficiency
8.2.4.1
Design Requirements
8.2.4.2
Application Curves
8.2.5
Design 5: 15-V, 150-mA, 600-kHz COT Converter
8.2.5.1
Design Requirements
8.2.5.2
Detailed Design Procedure
8.2.5.2.1
COT Output Ripple Voltage Reduction
8.2.5.3
Application Curves
8.3
Power Supply Recommendations
8.4
Layout
8.4.1
Layout Guidelines
8.4.1.1
Compact PCB Layout for EMI Reduction
8.4.1.2
Feedback Resistor Layout
8.4.2
Layout Example
9
Device and Documentation Support
9.1
Device Support
9.1.1
Third-Party Products Disclaimer
9.1.2
Development Support
9.1.3
Custom Design With WEBENCH® Tools
9.2
Documentation Support
9.2.1
Related Documentation
9.3
ドキュメントの更新通知を受け取る方法
9.4
サポート・リソース
9.5
Trademarks
9.6
静電気放電に関する注意事項
9.7
用語集
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DRC|10
MPDS117L
サーマルパッド・メカニカル・データ
DRC|10
QFND013N
発注情報
jajskq3d_oa
jajskq3d_pm
1
特長
広い入力電圧範囲:3V~65V
無負荷時の静止電流:10.5µA
–40℃~150℃の接合部温度範囲
固定 (3.3V、5V) または可変出力電圧
EN55022/CISPR 22 EMI 標準に準拠
2Ω の PMOS 降圧スイッチを内蔵
100% デューティ・サイクルに対応し、低いドロップアウト電圧を実現
1Ω の NMOS 同期整流器を内蔵
外付け整流ダイオードが不要
プログラム可能な電流制限設定点 (4 レベル)
PFM または COT モードの動作を選択可能
内部基準電圧:1.223V ±1%
900µs の内部ソフトスタート、プログラムも可能
アクティブ・スルーレート制御による EMI 低減
ダイオード・エミュレーション・モードおよびパルス・スキップにより軽負荷時の非常に高い効率の性能を実現
あらかじめ出力にバイアスが印加された状態でも単調にスタートアップ
ループ補償やブートストラップ部品が不要
ヒステリシス付きの高精度イネーブルおよび入力 UVLO
LM5166
とピン互換
ヒステリシス付きのサーマル・シャットダウン保護
10 ピン、3mm × 3mm の VSON パッケージ
TPSM265R1
モジュールを使用して、開発期間を短縮
WEBENCH®
Power Designer
を使用してカスタム・レギュレータ設計を作成
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|