JAJSL95G
March 2007 – February 2021
TLV320AIC3104
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
概要 (続き)
6
Device Comparison Table
7
Pin Configuration and Functions
8
Specifications
8.1
Absolute Maximum Ratings
8.2
ESD Ratings
8.3
Recommended Operating Conditions
8.4
Thermal Information
8.5
Electrical Characteristics
8.6
Audio Data Serial Interface Timing Requirements
8.7
Timing Diagrams
8.8
Typical Characteristics
9
Parameter Measurement Information
10
Detailed Description
10.1
Overview
10.2
Functional Block Diagrams
10.3
Feature Description
10.3.1
Hardware Reset
10.3.2
Digital Audio Data Serial Interface
10.3.2.1
Right-Justified Mode
10.3.2.2
Left-Justified Mode
10.3.2.3
I2S Mode
10.3.2.4
DSP Mode
10.3.2.5
TDM Data Transfer
10.3.3
Audio Data Converters
10.3.3.1
Audio Clock Generation
10.3.3.2
Stereo Audio ADC
10.3.3.2.1
Stereo Audio ADC High-Pass Filter
10.3.3.2.2
Automatic Gain Control (AGC)
10.3.3.2.2.1
Target Level
10.3.3.2.2.2
Attack Time
10.3.3.2.2.3
Decay Time
10.3.3.2.2.4
Noise Gate Threshold
10.3.3.2.2.5
Maximum PGA Gain Applicable
10.3.4
Stereo Audio DAC
10.3.4.1
Digital Audio Processing for Playback
10.3.4.2
Digital Interpolation Filter
10.3.4.3
Delta-Sigma Audio DAC
10.3.4.4
Audio DAC Digital Volume Control
10.3.4.5
Increasing DAC Dynamic Range
10.3.4.6
Analog Output Common-Mode Adjustment
10.3.4.7
Audio DAC Power Control
10.3.5
Audio Analog Inputs
10.3.6
Analog Fully Differential Line Output Drivers
10.3.7
Analog High-Power Output Drivers
10.3.8
Input Impedance and VCM Control
10.3.9
MICBIAS Generation
10.3.10
Short-Circuit Output Protection
10.3.11
Jack and Headset Detection
10.4
Device Functional Modes
10.4.1
Bypass Path Mode
10.4.1.1
ADC PGA Signal Bypass Path Functionality
10.4.1.2
Passive Analog Bypass During Power Down
10.4.2
Digital Audio Processing for Record Path
10.5
Programming
10.5.1
I2C Control Interface
10.5.1.1
I2C Bus Debug in a Glitched System
10.5.2
Register Map Structure
10.6
Register Maps
10.6.1
Output Stage Volume Controls
11
Application and Implementation
11.1
Application Information
11.2
Typical Applications
11.2.1
Typical Connections With Headphone and External Speaker Driver in Portable Application
11.2.1.1
Design Requirements
11.2.1.2
Detailed Design Procedure
11.2.1.3
Application Curves
11.2.2
Typical Connections for AC-Coupled Headphone Output With Separate Line Outputs and External Speaker Amplifier
11.2.2.1
Design Requirements
11.2.2.2
Detailed Design Procedure
11.2.2.3
Application Curves
12
Power Supply Recommendations
13
Layout
13.1
Layout Guidelines
13.2
Layout Example
14
Device and Documentation Support
14.1
ドキュメントの更新通知を受け取る方法
14.2
サポート・リソース
14.3
Trademarks
14.4
静電気放電に関する注意事項
14.5
用語集
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
RHB|32
サーマルパッド・メカニカル・データ
RHB|32
QFND029X
発注情報
jajsl95g_oa
jajsl95g_pm
1
特長
ステレオ・オーディオ DAC:
信号対雑音比:102dBA
16、20、24、32 ビットのデータ
8kHz~96kHz のサンプル・レートに対応
3D、バス、トレブル、EQ、ディエンファシスのエフェクト
柔軟な省電力モードと性能が利用可能
ステレオ・オーディオ ADC:
信号対雑音比:92dBA
8kHz~96kHz のサンプル・レートに対応
録音時にデジタル信号処理とノイズ・フィルタリングが利用可能
6 本のオーディオ入力ピン:
シングルエンド入力のステレオ・ペア ×1
完全差動入力のステレオ・ペア ×1
6つのオーディオ出力ドライバ:
ステレオの完全差動またはシングルエンド・ヘッドフォン・ドライバ
完全差動ステレオ・ライン出力
低消費電力:14mW (ステレオ、48kHz 再生、3.3V アナログ電源)
超低消費電力モード、パッシブ・アナログ・バイパス付
I/O アナログ・ゲインをプログラム可能
録音時の自動ゲイン制御 (AGC)
プログラム可能なマイクロフォン・バイアス・レベル
プログラム可能な PLL による柔軟なクロック生成
I
2
C 制御バス
オーディオ・シリアル・データ・バスはI
2
S、左揃えおよび右揃え、DSP、TDMモードをサポート
包括的なモジュール型電源制御
電源:
アナログ:2.7V~3.6V
デジタル・コア:1.525V~1.95V
デジタル I/O:1.1V~3.6V
パッケージ:5mm × 5mm、32 ピン VQFN
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|