JAJSOZ9E December   1998  – August 2022 CD54HC4511 , CD74HC4511 , CD74HCT4511

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1  Absolute Maximum Ratings
    2. 5.2  Recommended Operating Conditions for 'HC4511 (1)
    3. 5.3  Recommended Operating Conditions for CD74HCT4511 (1)
    4. 5.4  Thermal Information
    5. 5.5  'HC4511 Electrical Characteristics
    6. 5.6  CD74HCT4511 Electrical Characteristics
    7. 5.7  'HC4511 Timing Requirements
    8. 5.8  Switching Characteristics
    9. 5.9  CD74HCT4511 Timing Requirements
    10. 5.10 CD74HCT4511 Switching Characteristics
    11. 5.11 Operating Characteristics
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Receiving Notification of Documentation Updates
    2. 10.2 サポート・リソース
    3. 10.3 Trademarks
    4. 10.4 Electrostatic Discharge Caution
    5. 10.5 Glossary
  11. 11Mechanical, Packaging, and Orderable Information
    1. 11.1 Tape and Reel Information
    2. 11.2 Mechanical Data

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • PW|16
  • N|16
  • D|16
サーマルパッド・メカニカル・データ
発注情報

特長

  • 2V~6V の VCC で動作 ('HC4511)
  • 4.5V~5.5V の VCC で動作 (CD74HCT4511)
  • 高い出力ソース能力
    • 4.5V で 7.5mA (CD74HCT4511)
    • 6V で 10mA ('HC4511)
  • BCD コード・ストレージ用の入力ラッチ
  • ランプ・テストおよびブランキング機能
  • 平衡な伝搬遅延と遷移時間
  • LSTTL ロジック IC と比べて消費電力を大幅に削減
  • 'HC4511
    • 高いノイズ耐性、
      VCC = 5V 時に VCC に対して NIL または NIH = 30%
  • CD74HCT4511
    • LSTTL 入力ロジックと直接互換、VIL = 0.8V (最大値)、VIH = 2V (最小値)
    • CMOS 入力互換、VOL、VOH で II ≦ 1µA