JAJSJP6B
August 2018 – August 2021
DRV8350F
,
DRV8353F
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
改訂履歴
5
デバイス比較表
6
ピン構成と機能
ピン機能 — 32 ピン DRV8350F デバイス
8
ピン機能 — 40 ピン DRV8353F デバイス
10
7
仕様
7.1
絶対最大定格
7.2
ESD 定格
7.3
推奨動作条件
7.4
熱に関する情報
7.5
電気的特性
7.6
SPI のタイミング要件
7.7
代表的特性
8
詳細説明
8.1
概要
8.2
機能ブロック図
8.3
機能説明
8.3.1
3 相スマート・ゲート・ドライバ
8.3.1.1
PWM 制御モード
8.3.1.1.1
6x PWM モード (PWM_MODE = 00b または MODE ピンを AGND に接続)
8.3.1.1.2
3x PWM モード (PWM_MODE = 01b または MODE ピンを 47kΩ の抵抗を介して AGND に接続)
8.3.1.1.3
1x PWM モード (PWM_MODE = 10b または MODE ピン = Hi-Z)
8.3.1.1.4
独立 PWM モード (PWM_MODE = 11b または MODE ピンを DVDD に接続)
8.3.1.2
デバイス・インターフェイス・モード
8.3.1.2.1
シリアル・ペリフェラル・インターフェイス (SPI)
8.3.1.2.2
ハードウェア・インターフェイス
8.3.1.3
ゲート・ドライバ電源と入力電源の構成
8.3.1.4
スマート・ゲート・ドライブ・アーキテクチャ
8.3.1.4.1
IDRIVE:MOSFET スルーレート制御
8.3.1.4.2
TDRIVE:MOSFET ゲート駆動制御
8.3.1.4.3
伝搬遅延
8.3.1.4.4
MOSFET VDS 監視
8.3.1.4.5
VDRAIN 検出および基準電圧ピン
8.3.2
DVDD リニア電圧レギュレータ
8.3.3
ピン構造図
8.3.4
ローサイド電流シャント・アンプ (DRV8353F)
8.3.4.1
双方向電流検出の動作
8.3.4.2
単方向電流検出の動作 (SPI のみ)
8.3.4.3
アンプの較正モード
8.3.4.4
MOSFET VDS 検出モード (SPI のみ)
8.3.5
ゲート・ドライバ保護回路
8.3.5.1
VM 電源および VDRAIN 低電圧誤動作防止 (UVLO)
8.3.5.2
VCP チャージ・ポンプと VGLS レギュレータの低電圧誤動作防止 (GDUV)
8.3.5.3
MOSFET VDS 過電流保護 (VDS_OCP)
8.3.5.3.1
VDS ラッチ・シャットダウン (OCP_MODE = 00b)
8.3.5.3.2
VDS 自動リトライ (OCP_MODE = 01b)
8.3.5.3.3
VDS 通知のみ (OCP_MODE = 10b)
8.3.5.3.4
VDS ディスエーブル (OCP_MODE = 11b)
8.3.5.4
VSENSE 過電流保護 (SEN_OCP)
8.3.5.4.1
VSENSE ラッチ・シャットダウン (OCP_MODE = 00b)
8.3.5.4.2
VSENSE 自動リトライ (OCP_MODE = 01b)
8.3.5.4.3
VSENSE 通知のみ (OCP_MODE = 10b)
8.3.5.4.4
VSENSE ディスエーブル (OCP_MODE = 11b または DIS_SEN = 1b)
8.3.5.5
ゲート・ドライバのフォルト (GDF)
8.3.5.6
過電流ソフト・シャットダウン (OCP ソフト)
8.3.5.7
過熱警告 (OTW)
8.3.5.8
サーマル・シャットダウン (OTSD)
8.3.5.9
フォルト応答表
8.4
デバイスの機能モード
8.4.1
ゲート・ドライバの機能モード
8.4.1.1
スリープ・モード
8.4.1.2
動作モード
8.4.1.3
フォルト・リセット (CLR_FLT または ENABLE リセット・パルス)
8.5
プログラミング
8.5.1
SPI 通信
8.5.1.1
SPI
8.5.1.1.1
SPI フォーマット
8.6
レジスタ・マップ
8.6.1
ステータス・レジスタ
8.6.1.1
フォルト・ステータス・レジスタ 1 (アドレス = 0x00h)
8.6.1.2
フォルト・ステータス・レジスタ 2 (アドレス = 0x01h)
8.6.2
制御レジスタ
8.6.2.1
ドライバ制御レジスタ (アドレス = 0x02h)
8.6.2.2
ゲート駆動 HS レジスタ (アドレス = 0x03h)
8.6.2.3
ゲート駆動 LS レジスタ (アドレス = 0x04h)
8.6.2.4
OCP 制御レジスタ (アドレス = 0x05h)
8.6.2.5
CSA 制御レジスタ (DRV8353F のみ) (アドレス = 0x06h)
8.6.2.6
ドライバ構成レジスタ (DRV8353F のみ) (アドレス = 0x07h)
9
アプリケーションと実装
9.1
アプリケーション情報
9.2
代表的なアプリケーション
9.2.1
主要アプリケーション
9.2.1.1
設計要件
9.2.1.2
詳細な設計手順
9.2.1.2.1
外部 MOSFET のサポート
9.2.1.2.1.1
MOSFET の例
9.2.1.2.2
IDRIVE の設定
9.2.1.2.2.1
IDRIVE の例
9.2.1.2.3
VDS 過電流監視の設定
9.2.1.2.3.1
VDS 過電流の例
9.2.1.2.4
検出アンプの双方向設定 (DRV8353F)
9.2.1.2.4.1
検出アンプの例
9.2.1.2.5
シングル電源の消費電力
9.2.1.2.6
シングル電源の消費電力の例
9.2.1.3
アプリケーション曲線
9.2.2
代替アプリケーション
9.2.2.1
設計要件
9.2.2.2
詳細な設計手順
9.2.2.2.1
検出アンプの単方向設定
9.2.2.2.1.1
検出アンプの例
9.2.2.2.1.2
デュアル電源の消費電力
9.2.2.2.1.3
デュアル電源の消費電力の例
10
電源に関する推奨事項
10.1
バルク容量の決定
11
レイアウト
11.1
レイアウトの注意点
11.2
レイアウト例
12
デバイスおよびドキュメントのサポート
12.1
デバイスのサポート
12.1.1
デバイス命名規則
12.2
ドキュメントのサポート
12.2.1
関連資料
12.3
関連リンク
12.4
Receiving Notification of Documentation Updates
12.5
サポート・リソース
12.6
商標
12.7
Electrostatic Discharge Caution
12.8
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RTA|40
MPQF134A
サーマルパッド・メカニカル・データ
RTA|40
QFND055H
発注情報
jajsjp6b_oa
1
特長
9~100V、トリプル・ハーフブリッジ・ゲート・ドライバ
(オプション) トリプル・ローサイド電流シャント・アンプ
機能安全品質管理
IEC 61800-5-2 機能安全準拠システム設計を支援するドキュメントを提供
スマート・ゲート・ドライブ・アーキテクチャ
調整可能なスルーレート制御による EMI 性能の向上
V
GS
ハンドシェイクおよび最小限のデッド・タイム挿入により貫通電流を回避
50mA~1A のピーク・ソース電流
100mA~2A のピーク・シンク電流
強力なプルダウンにより dV/dt を低減
ゲート・ドライバ電源を内蔵
ハイサイド・ダブラー・チャージ・ポンプによる 100% PWM デューティ・サイクル制御
ローサイドのリニア・レギュレータ
トリプル電流シャント・アンプ内蔵
可変ゲイン (5、10、20、40V/V)
双方向または単方向のサポート
6x、3x、1x、および独立 PWM モード
120° センサ付き動作をサポート
SPI またはハードウェア・インターフェイスを利用可能
低消費電力のスリープ・モード (V
VM
= 48V で 20µA)
保護機能内蔵
VM 低電圧誤動作防止 (UVLO)
ゲート駆動電源低電圧 (GDUV)
MOSFET V
DS
過電流保護 (OCP)
MOSFET 貫通電流防止
ゲート・ドライバのフォルト (GDF)
熱警告およびシャットダウン (OTW/OTSD)
フォルト状態インジケータ (nFAULT)
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|