JAJSHA5B
May 2019 – January 2021
DS90UH941AS-Q1
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
改訂履歴
5
概要 (続き)
6
ピン構成と機能
ピン機能
7
仕様
7.1
絶対最大定格
7.2
ESD 定格
7.3
推奨動作条件
7.4
熱に関する情報
7.5
DC 電気的特性
7.6
AC 電気的特性
7.7
外部クロック基準の推奨タイミング
7.8
シリアル制御バスの推奨タイミング
7.9
タイミング図
8
詳細説明
8.1
概要
8.2
機能ブロック図
8.3
機能説明
8.3.1
DSI レシーバ
8.3.1.1
DSI の動作モード
8.3.1.1.1
高速モード
8.3.1.1.2
25
8.3.1.1.3
グローバル動作タイミング・パラメータ
8.3.1.2
THS-SKIP の設定
8.3.1.3
DSI エラーおよびステータス
8.3.1.3.1
DSI/DPHY のエラー検出および報告
8.3.1.3.2
DSI プロトコル・エラー検出
8.3.1.3.3
DSI エラー報告
8.3.1.3.4
DSI エラー・カウンタ
8.3.1.3.5
DSI - FPD-Link III バッファのエラー
8.3.1.4
サポートされる DSI ビデオ形式
8.3.2
高速フォワード・チャネル・データ転送
8.3.3
バック・チャネル・データ転送
8.3.4
FPD-Link III ポート・レジスタ・アクセス
8.3.5
ビデオ制御信号
8.3.6
パワーダウン・ピン (PDB)
8.3.7
シリアル・リンク・フォルトの検出
8.3.8
割り込みサポート
8.3.8.1
割り込みピン (INTB)
8.3.8.2
リモート割り込みピン (REM_INTB)
8.3.9
GPIO サポート
8.3.9.1
GPIO[3:0] の設定
8.3.9.2
バック・チャネルの設定
8.3.9.3
GPIO_REG[8:5] の設定
8.3.10
SPI 通信
8.3.10.1
SPI モードの設定
8.3.10.2
フォワード・チャネル SPI の動作
8.3.10.3
リバース・チャネル SPI の動作
8.3.11
オーディオ・モード
8.3.11.1
I2S オーディオ・インターフェイス
8.3.11.1.1
I2S 伝送モード
8.3.11.1.2
I2S リピータ
8.3.11.1.3
スプリッタおよびレプリケート・モードでのオーディオ
8.3.11.2
TDM オーディオ・インターフェイス
8.3.12
HDCP
8.3.12.1
HDCP I2S オーディオ暗号化
8.3.13
組み込みセルフ・テスト (BIST)
8.3.13.1
BIST の構成と状態
8.3.13.2
フォワード・チャネルおよびバックワード・チャネルのエラー・チェック
8.3.14
内部パターン生成
8.3.14.1
パターンの選択肢
8.3.14.2
カラー・モード
8.3.14.3
ビデオ・タイミング・モード
8.3.14.4
外部タイミング
8.3.14.5
パターン反転
8.3.14.6
自動スクロール
8.3.14.7
追加機能
8.3.15
EMI 低減機能
8.3.15.1
SSC の許容入力範囲
8.4
デバイスの機能モード
8.4.1
モード選択設定 (MODE_SEL[1:0])
8.4.2
クロック・モード
8.4.2.1
DSI クロック・モード
8.4.2.2
ピクセル・クロック・モード
8.4.2.2.1
DSI 基準クロック・モード
8.4.2.2.2
外部基準クロック・モード
8.4.2.2.3
内部基準クロック
8.4.2.2.4
独立 2:2 モード用外部基準クロック
8.4.3
デュアル DSI 入力モード
8.4.3.1
デュアル DSI 動作要件
8.4.3.2
デュアル DSI 動作の有効化
8.4.3.3
デュアル DSI 制御およびステータス
8.4.4
3D 形式のサポート (シングル DSI 入力)
8.4.4.1
左 / 右 3D 形式のサポート
8.4.4.2
交互ライン 3D 形式のサポート
8.4.4.3
交互ピクセル 3D 形式のサポート
8.4.5
独立 2:2 モード
8.4.5.1
独立 2:2 モードの設定
8.4.5.2
独立 2:2 モードに設定するためのサンプル・コード
8.4.5.3
93
8.4.6
FPD-Link III の動作モード
8.4.6.1
シングル・リンク・モード
8.4.6.2
デュアル・リンク・モード
8.4.6.3
レプリケート・モード
8.4.6.4
スプリッタ・モード
8.4.6.4.1
DSI 対称型分割
8.4.6.4.1.1
対称型分割 – 左 / 右
8.4.6.4.1.2
対称型分割 – 交互ピクセル分割
8.4.6.4.1.3
対称型分割 – 交互ライン分割
8.4.6.4.1.4
103
8.4.6.4.2
DSI 非対称型分割
8.4.6.4.2.1
クロッピングによる非対称型分割
8.4.6.4.2.2
DSI の VC-ID による非対称型分割
8.4.6.4.3
スプリッタ動作の設定
8.5
プログラミング
8.5.1
シリアル制御バス
8.5.2
マルチマスタ調停のサポート
8.5.3
マルチマスタ動作に関する I2C の制約
8.5.4
新世代の FPD-Link III デバイスのためのデバイス・レジスタへのマルチマスタ・アクセス
8.5.5
旧世代の FPD-Link III デバイスのデバイス・レジスタへのマルチマスタ・アクセス
8.5.6
マルチマスタ動作の制御チャネル方向の制約
8.6
レジスタ・マップ
8.6.1
メイン・レジスタ
8.6.2
DSI ポート 0 およびポート 1 間接レジスタ
8.6.3
アナログ間接レジスタ
8.6.4
ポート 0 およびポート 1 パターン・ジェネレータ間接レジスタ
9
アプリケーションと実装
9.1
アプリケーション情報
9.2
代表的なアプリケーション
9.2.1
設計要件
9.2.2
詳細な設計手順
9.2.2.1
高速相互接続のガイドライン
9.2.3
アプリケーション曲線
10
電源に関する推奨事項
10.1
VDD 電源
10.2
パワーアップと初期化
11
レイアウト
11.1
レイアウトのガイドライン
11.1.1
グランド
11.1.2
FPD-Link III 信号トレースの配線
11.1.3
DSI 信号トレースの配線
11.2
レイアウト例
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントのサポート
12.1.1
関連資料
12.2
サポート・リソース
12.3
商標
12.4
静電気放電に関する注意事項
12.5
用語集
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RTD|64
MPQF141C
サーマルパッド・メカニカル・データ
RTD|64
PPTD346A
発注情報
jajsha5b_oa
1
特長
次の結果で車載アプリケーション用に AEC-Q100 認定済み
デバイス温度グレード 2:-40℃~+105℃の動作時周囲温度範囲
最高 210MHz のピクセル・クロック
周波数
に対応し、24 ビット色深度で
3K (2880×1620) 30Hz、QXGA (2048×1536)、
2K (2880×1080)、WUXGA (1920×1200)、1080p60 (1920×1080) 解像度を実現
MIPI D-PHY/ディスプレイ・シリアル・インターフェイス (DSI) レシーバにより、ビデオ・プロセッサまたは FPGA と高帯域幅で接続
それぞれ最大 4 つのデータ・レーンを備えたデュアル DSI 入力ポート
レーンごとに最大 1.5Gbps
対称型および非対称型のパック解除機能を備えたスーパーフレーム
ECC および CRC 生成
仮想チャネル機能
シングルおよびデュアル
FPD-Link III 出力
シングル・リンク:最高 105MHz のピクセル・クロック
デュアル・リンク:最高 210MHz のピクセル・クロック
機能安全対応
ISO 26262 システムの設計に役立つ資料を利用可能
対称型および非対称型のビデオ分割
HDCP v1.4 暗号エンジンを内蔵し、キーをオンチップに保存
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|