JAJSFO1G
September 2012 – June 2018
SN65DSI84
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
標準アプリケーション
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
EDS Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Clock Configurations and Multipliers
7.3.2
ULPS
7.3.3
LVDS Pattern Generation
7.4
Device Functional Modes
7.4.1
Reset Implementation
7.4.2
Initialization Sequence
7.4.3
LVDS Output Formats
7.4.4
DSI Lane Merging
7.4.5
DSI Pixel Stream Packets
7.4.6
DSI Video Transmission Specifications
7.4.7
Operating Modes
7.5
Programming
7.5.1
Local I2C Interface Overview
7.6
Register Maps
7.6.1
Control and Status Registers Overview
8
Application and Implementation
8.1
Application Information
8.1.1
Video Stop and Restart Sequence
8.1.2
Reverse LVDS Pin Order Option
8.1.3
IRQ Usage
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Example Script
8.2.3
Application Curve
9
Power Supply Recommendations
9.1
VCC Power Supply
9.2
VCORE Power Supply
10
Layout
10.1
Layout Guidelines
10.1.1
Package Specific
10.1.2
Differential Pairs
10.1.3
Ground
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントの更新通知を受け取る方法
11.2
コミュニティ・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ZXH|64
MPBGAK9A
サーマルパッド・メカニカル・データ
発注情報
jajsfo1g_oa
jajsfo1g_pm
1
特長
MIPI® D-PHYバージョン1.00.00物理レイヤ・フロントエンドおよびDisplay Serial Interface (DSI)バージョン1.02.00を実装
シングル・チャネルDSIレシーバは、チャネルごとに1、2、3、4本のD-PHYデータ・レーンとして構成でき、レーンごとに最高1Gbpsで動作
18bppおよび24bppのDSIビデオ・パケットをRGB666およびRGB888フォーマットでサポート
WUXGA 1920×1200解像度(60fps、18bppおよび24bppカラー)、および1366×768解像度(60fps、18bppおよび24bpp)に適切
FlatLink™出力をシングル・リンクおよびデュアル・リンクLVDS用に構成可能
シングル・チャネルDSIからデュアル・リンクLVDSへの動作モードをサポート
デュアル・リンクまたはシングル・リンク・モードでのLVDS出力クロック範囲: 25MHz~154MHz
LVDSピクセル・クロックはフリーランニングの連続D-PHYクロックまたは外部リファレンス・クロック(REFCLK)により供給可能
1.8VのメインV
CC
電源
低消費電力機能として、SHUTDOWNモード、低減LVDS出力電圧スイング、同相、MIPI超低消費電力状態(ULPS)をサポート
PCB配線を簡素化するため、LVDSチャネルSWAPおよびLVDS PIN順序の反転機能を搭載
ESD定格±2kV (HBM)
64ピン、5mm×5mmのBGA (ZQE)パッケージ
温度範囲: -40℃~85℃
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|