JAJSHY1E
September 2019 – March 2022
TPS25840-Q1
,
TPS25842-Q1
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
概要 (続き)
6
Device Comparison Table
7
Pin Configuration and Functions
8
Specifications
8.1
Absolute Maximum Ratings
8.2
ESD Ratings
8.3
Recommended Operating Conditions
8.4
Thermal Information
8.5
Electrical Characteristics
8.6
Timing Requirements
8.7
Switching Characteristics
8.8
Typical Characteristics
9
Parameter Measurement Information
10
Detailed Description
10.1
Overview
10.2
Functional Block Diagram
10.3
Feature Description
10.3.1
Buck Regulator
10.3.2
Enable/UVLO
10.3.3
Switching Frequency and Synchronization (RT/SYNC)
10.3.4
Spread-Spectrum Operation
10.3.5
VCC, VCC_UVLO
10.3.6
Minimum ON-time, Minimum OFF-time
10.3.7
Internal Compensation
10.3.8
Bootstrap Voltage (BOOT)
10.3.9
RSNS, RSET, RILIMIT and RIMON
10.3.10
Overcurrent and Short Circuit Protection
10.3.10.1
Current Limit Setting using RILIMIT
10.3.10.2
Buck Average Current Limit Design Example
10.3.10.3
External MOSFET Gate Drivers
10.3.10.4
Cycle-by-Cycle Buck Current Limit
10.3.11
Overvoltage, IEC and Short-to-Battery Protection
10.3.11.1
V BUS and V CSN/OUT Overvoltage Protection
10.3.11.2
DP_IN and DM_IN Protection
10.3.12
Cable Compensation
10.3.12.1
Cable Compensation Design Example
10.3.13
USB Port Control
10.3.14
FAULT Response
10.3.15
USB Specification Overview
10.3.16
Device Power Pins (IN, CSN/OUT, and PGND)
10.3.17
Thermal Shutdown
10.4
Device Functional Modes
10.4.1
Shutdown Mode
10.4.2
Active Mode
10.4.3
Device Truth Table (TT)
10.4.4
USB Port Operating Modes
10.4.4.1
Standard Downstream Port (SDP) Mode — USB 2.0, USB 3.0, and USB 3.1
10.4.4.2
Charging Downstream Port (CDP) Mode
10.4.4.3
Client Mode
10.4.5
High-bandwidth Data-line Switches
11
Application and Implementation
11.1
Application Information
11.2
Typical Application
11.2.1
Design Requirements
11.2.2
Detailed Design Procedure
11.2.2.1
Output Voltage
11.2.2.2
Switching Frequency
11.2.2.3
Inductor Selection
11.2.2.4
Output Capacitor Selection
11.2.2.5
Input Capacitor Selection
11.2.2.6
Bootstrap Capacitor Selection
11.2.2.7
VCC Capacitor Selection
11.2.2.8
Enable and Under Voltage Lockout Set-Point
11.2.2.9
Current Limit Set-Point
11.2.2.10
Cable Compensation Set-Point
11.2.2.11
FAULT Resistor Selection
11.2.3
Application Curves
12
Power Supply Recommendations
13
Layout
13.1
Layout Guidelines
13.2
Ground Plane and Thermal Considerations
13.3
Layout Example
14
Device and Documentation Support
14.1
Documentation Support
14.1.1
Related Documentation
14.2
Related Links
14.3
Receiving Notification of Documentation Updates
14.4
サポート・リソース
14.5
Trademarks
14.6
Electrostatic Discharge Caution
14.7
Glossary
15
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RHB|32
MPQF130D
サーマルパッド・メカニカル・データ
RHB|32
QFND592
発注情報
jajshy1e_oa
jajshy1e_pm
1
特長
車載アプリケーション用に AEC-Q100 認定済み:
温度グレード 1:–40℃~+125℃、T
A
HBM ESD 分類レベル H2
CDM ESD 分類レベル C5
機能安全対応
機能安全システムの設計に役立つ資料を利用可能
同期整流降圧 DC/DC レギュレータ
入力電圧範囲:4.5V~36V
出力電流:3.5A
出力電圧 5.1V、精度 ±1%
電流モード制御
可変周波数:300kHz~2.2MHz
外部クロックへの周波数同期
スペクトラム拡散ディザリングを備えた FPWM
設計を容易にする内部補償
USB-IF 規格に準拠
USB BC1.2 準拠の CDP/SDP モード
USB 電力および通信に最適化
USB 電流制限をユーザーがプログラム可能
最大 1.5V のケーブル・ドループ補償
DP および DM の広帯域幅データ・スイッチ
システム更新用のクライアント・モード
内蔵の保護機能
V
BUS
の V
BAT
への短絡保護
DP_IN および DM_IN の V
BAT
への短絡
(TPS25840-Q1 のみ)
DP_IN および DM_IN の V
BUS
への短絡
IEC 61000-4-2 定格の DP_IN、DM_IN
±8kV 接触放電および ±15kV 気中放電
フォルト・フラグ・レポート
ウェッタブル・フランク付きの 32 ピン QFN パッケージ
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|