JAJSDF1A
April 2017 – February 2018
UCC20225
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
機能ブロック図
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Power Ratings
7.6
Insulation Specifications
7.7
Safety-Related Certifications
7.8
Safety-Limiting Values
7.9
Electrical Characteristics
7.10
Switching Characteristics
7.11
Thermal Derating Curves
7.12
Typical Characteristics
8
Parameter Measurement Information
8.1
Propagation Delay and Pulse Width Distortion
8.2
Rising and Falling Time
8.3
PWM Input and Disable Response Time
8.4
Programable Dead Time
8.5
Power-up UVLO Delay to OUTPUT
8.6
CMTI Testing
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagram
9.3
Feature Description
9.3.1
VDD, VCCI, and Under Voltage Lock Out (UVLO)
9.3.2
Input and Output Logic Table
9.3.3
Input Stage
9.3.4
Output Stage
9.3.5
Diode Structure in UCC20225
9.4
Device Functional Modes
9.4.1
Disable Pin
9.4.2
Programmable Dead Time (DT) Pin
9.4.2.1
Tying the DT Pin to VCC
9.4.2.2
DT Pin Left Open or Connected to a Programming Resistor between DT and GND Pins
10
Application and Implementation
10.1
Application Information
10.2
Typical Application
10.2.1
Design Requirements
10.2.2
Detailed Design Procedure
10.2.2.1
Designing PWM Input Filter
10.2.2.2
Select External Bootstrap Diode and its Series Resistor
10.2.2.3
Gate Driver Output Resistor
10.2.2.4
Estimate Gate Driver Power Loss
10.2.2.5
Estimating Junction Temperature
10.2.2.6
Selecting VCCI, VDDA/B Capacitor
10.2.2.6.1
Selecting a VCCI Capacitor
10.2.2.6.2
Selecting a VDDA (Bootstrap) Capacitor
10.2.2.6.3
Select a VDDB Capacitor
10.2.2.7
Dead Time Setting Guidelines
10.2.2.8
Application Circuits with Output Stage Negative Bias
10.2.3
Application Curves
11
Power Supply Recommendations
12
Layout
12.1
Layout Guidelines
12.2
Layout Example
13
デバイスおよびドキュメントのサポート
13.1
ドキュメントのサポート
13.1.1
関連資料
13.2
認定
13.3
ドキュメントの更新通知を受け取る方法
13.4
コミュニティ・リソース
13.5
商標
13.6
静電気放電に関する注意事項
13.7
Glossary
14
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
NPL|13
MPLG063A
サーマルパッド・メカニカル・データ
発注情報
jajsdf1a_oa
1
特長
シングル入力、デュアル出力、デッドタイムをプログラム可能
5mm×5mmの省スペースLGA-13パッケージ
スイッチング・パラメータ
伝搬遅延 19ns (標準値)
最大遅延マッチング 5ns
最大パルス幅歪み 6ns
100V/nsを超えるCMTI
ピーク・ソース4A、ピーク・シンク6Aの出力
TTLおよびCMOS互換の入力
3V~18Vの入力VCCI範囲
最高25VのVDD、8V UVLO
デッドタイムをプログラム可能
5nsより短い入力過渡を除去
高速なディセーブルによる電源シーケンシング
安全関連の認定
DIN V VDE V 0884-11:2017-01に準拠した3535V
PK
絶縁
UL 1577に準拠した絶縁耐圧: 2500 V
RMS
(1分間)
GB4943.1-2011準拠のCQC認定
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|