LF356

正在供货

单通道、36V、5MHz、高压摆率 (12V/µs)、输入接近 V+、JFET 输入运算放大器

可提供此米6体育平台手机版_好二三四的更新版本

该米6体育平台手机版_好二三四会持续为现有客户提供。新设计应考虑替代米6体育平台手机版_好二三四。
功能优于所比较器件的普遍直接替代米6体育平台手机版_好二三四
TL071H 正在供货 工作温度范围为 -40°C 至 125°C、输入接近 V+ 的单路、40V、5MHz、4mV 失调电压、20V/µs 运算放大器 Wider temperature range (-40°C to 125°C), lower quiescent current (0.0937 mA), wider voltage range (4.5 V to 40 V), and improved offset voltage drift
TL081H 正在供货 工作温度范围为 -40°C 至 125°C 且输入接近 V+ 的单路、40V、5.25MHz、4mV 失调电压、20V/µs 运算放大器 Wider supply range (4.5 V to 40 V), higher GBW (5.25 MHz), faster slew rate (20 V/us), lower offset voltage (4 mV), lower power (0.9375 mA)

米6体育平台手机版_好二三四详情

Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 36 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 10 Rail-to-rail In to V+ GBW (typ) (MHz) 5 Slew rate (typ) (V/µs) 12 Vos (offset voltage at 25°C) (max) (mV) 10 Iq per channel (typ) (mA) 5 Vn at 1 kHz (typ) (nV√Hz) 12 Rating Catalog Operating temperature range (°C) 0 to 70 Offset drift (typ) (µV/°C) 3 Input bias current (max) (pA) 8000 CMRR (typ) (dB) 100 Iout (typ) (A) 0.025 Architecture FET Input common mode headroom (to negative supply) (typ) (V) 3 Input common mode headroom (to positive supply) (typ) (V) 0.1 Output swing headroom (to negative supply) (typ) (V) 2 Output swing headroom (to positive supply) (typ) (V) -2
Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 36 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 10 Rail-to-rail In to V+ GBW (typ) (MHz) 5 Slew rate (typ) (V/µs) 12 Vos (offset voltage at 25°C) (max) (mV) 10 Iq per channel (typ) (mA) 5 Vn at 1 kHz (typ) (nV√Hz) 12 Rating Catalog Operating temperature range (°C) 0 to 70 Offset drift (typ) (µV/°C) 3 Input bias current (max) (pA) 8000 CMRR (typ) (dB) 100 Iout (typ) (A) 0.025 Architecture FET Input common mode headroom (to negative supply) (typ) (V) 3 Input common mode headroom (to positive supply) (typ) (V) 0.1 Output swing headroom (to negative supply) (typ) (V) 2 Output swing headroom (to positive supply) (typ) (V) -2
PDIP (P) 8 92.5083 mm² 9.81 x 9.43 SOIC (D) 8 29.4 mm² 4.9 x 6
  • Advantages
    • Replace Expensive Hybrid and Module FET
      Op Amps
    • Rugged JFETs Allow Blow-Out Free Handling
      Compared With MOSFET Input Devices
    • Excellent for Low Noise Applications Using
      Either High or Low Source Impedance–Very
      Low 1/f Corner
    • Offset Adjust Does Not Degrade Drift or
      Common-Mode Rejection as in Most
      Monolithic Amplifiers
    • New Output Stage Allows Use of Large
      Capacitive Loads (5,000 pF) Without Stability
      Problems
    • Internal Compensation and Large Differential
      Input Voltage Capability
  • Common Features
    • Low Input Bias Current: 30 pA
    • Low Input Offset Current: 3 pA
    • High Input Impedance: 1012 Ω
    • Low Input Noise Current: 0.01 pA/√Hz
    • High Common-Mode Rejection Ratio: 100 dB
    • Large DC Voltage Gain: 106 dB
  • Uncommon Features
    • Extremely Fast Settling Time to 0.01%:
      • 4 µs for the LFx55 devices
      • 1.5 µs for the LFx56
      • 1.5 µs for the LFx57 (AV = 5)
    • Fast Slew Rate:
      • 5 V/µs for the LFx55
      • 12 V/µs for the LFx56
      • 50 V/µs for the LFx57 (AV = 5)
    • Wide Gain Bandwidth:
      • 2.5 MHz for the LFx55 devices
      • 5 MHz for the LFx56
      • 20 MHz for the LFx57 (AV = 5)
    • Low Input Noise Voltage:
      • 20 nV/√Hz for the LFx55
      • 12 nV/√Hz for the LFx56
      • 12 nV/√Hz for the LFx57 (AV = 5)
  • Advantages
    • Replace Expensive Hybrid and Module FET
      Op Amps
    • Rugged JFETs Allow Blow-Out Free Handling
      Compared With MOSFET Input Devices
    • Excellent for Low Noise Applications Using
      Either High or Low Source Impedance–Very
      Low 1/f Corner
    • Offset Adjust Does Not Degrade Drift or
      Common-Mode Rejection as in Most
      Monolithic Amplifiers
    • New Output Stage Allows Use of Large
      Capacitive Loads (5,000 pF) Without Stability
      Problems
    • Internal Compensation and Large Differential
      Input Voltage Capability
  • Common Features
    • Low Input Bias Current: 30 pA
    • Low Input Offset Current: 3 pA
    • High Input Impedance: 1012 Ω
    • Low Input Noise Current: 0.01 pA/√Hz
    • High Common-Mode Rejection Ratio: 100 dB
    • Large DC Voltage Gain: 106 dB
  • Uncommon Features
    • Extremely Fast Settling Time to 0.01%:
      • 4 µs for the LFx55 devices
      • 1.5 µs for the LFx56
      • 1.5 µs for the LFx57 (AV = 5)
    • Fast Slew Rate:
      • 5 V/µs for the LFx55
      • 12 V/µs for the LFx56
      • 50 V/µs for the LFx57 (AV = 5)
    • Wide Gain Bandwidth:
      • 2.5 MHz for the LFx55 devices
      • 5 MHz for the LFx56
      • 20 MHz for the LFx57 (AV = 5)
    • Low Input Noise Voltage:
      • 20 nV/√Hz for the LFx55
      • 12 nV/√Hz for the LFx56
      • 12 nV/√Hz for the LFx57 (AV = 5)

The LFx5x devices are the first monolithic JFET input operational amplifiers to incorporate well-matched, high-voltage JFETs on the same chip with standard bipolar transistors (BI-FET™ Technology). These amplifiers feature low input bias and offset currents/low offset voltage and offset voltage drift, coupled with offset adjust, which does not degrade drift or common-mode rejection. The devices are also designed for high slew rate, wide bandwidth, extremely fast settling time, low voltage and current noise and a low 1/f noise corner.

The LFx5x devices are the first monolithic JFET input operational amplifiers to incorporate well-matched, high-voltage JFETs on the same chip with standard bipolar transistors (BI-FET™ Technology). These amplifiers feature low input bias and offset currents/low offset voltage and offset voltage drift, coupled with offset adjust, which does not degrade drift or common-mode rejection. The devices are also designed for high slew rate, wide bandwidth, extremely fast settling time, low voltage and current noise and a low 1/f noise corner.

下载 观看带字幕的视频 视频

技术文档

star =有关此米6体育平台手机版_好二三四的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 11
类型 标题 下载最新的英语版本 日期
* 数据表 LFx5x JFET Input Operational Amplifiers 数据表 (Rev. D) PDF | HTML 2015年 11月 30日
电子书 The Signal e-book: 有关运算放大器设计主题的博客文章汇编 英语版 2018年 1月 31日
应用手册 AN-272 Op Amp Booster Designs (Rev. B) 2013年 4月 23日
应用手册 AN-263 Sine Wave Generation Techniques (Rev. C) 2013年 4月 22日
应用手册 Effect of Heavy Loads on Accuracy and Linearity of Op Amp Circuits (Rev. B) 2013年 4月 22日
应用手册 Data Acq Using ADC0816 & ADC0817 8-Bit ADC w/On-Chip 16 Chan Multiplexr 2004年 5月 10日
应用手册 AN-293 Control Applications of CMOS DACs 2004年 5月 10日
应用手册 AN-253 LH0024 and LH0032 High Speed Op Amp Applications 2004年 5月 2日
应用手册 AN-275 CMOS D/A Converters Match Most Microprocessors 2004年 5月 2日
应用手册 AN-447 Protection Schemes for BI-FET Amplifiers and Switches 2004年 5月 2日
应用手册 Get Fast Stable Response From Improved Unity-Gain Followers 2002年 10月 2日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

AMP-PDK-EVM — 放大器高性能开发套件评估模块

放大器高性能开发套件 (PDK) 是一款用于测试常见运算放大器参数的评估模块 (EVM) 套件,与大多数运算放大器和比较器均兼容。该 EVM 套件提供了一个主板,主板上具有多个插槽式子卡选项以满足封装需求,使工程师能够快速评估和验证器件性能。

AMP-PDK-EVM 套件支持五种常用的业界通用封装,包括:

  • D (SOIC-8)
  • PW (TSSOP-14)
  • DGK (VSSOP-8)
  • DBV(SOT23-5 和 SOT23-6)
  • DCK(SC70-5 和 SC70-6)
用户指南: PDF | HTML
英语版 (Rev.A): PDF | HTML
评估板

DIP-ADAPTER-EVM — DIP 适配器评估模块

借助 DIP-Adapter-EVM 加快运算放大器的原型设计和测试,该 EVM 有助于快速轻松地连接小型表面贴装 IC 并且价格低廉。您可以使用随附的 Samtec 端子板连接任何受支持的运算放大器,或者将这些端子板直接连接至现有电路。

DIP-Adapter-EVM 套件支持六种常用的业界通用封装,包括:

  • D 和 U (SOIC-8)
  • PW (TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5 和 SOT23-3)
  • DCK(SC70-6 和 SC70-5)
  • DRL (SOT563-6)
用户指南: PDF
TI.com 上无现货
仿真模型

LF356 PSPICE Model

SNOM255.ZIP (1 KB) - PSpice Model
计算工具

ANALOG-ENGINEER-CALC — 模拟工程师计算器

模拟工程师计算器旨在加快模拟电路设计工程师经常使用的许多重复性计算。该基于 PC 的工具提供图形界面,其中显示各种常见计算的列表(从使用反馈电阻器设置运算放大器增益到为稳定模数转换器 (ADC) 驱动器缓冲器电路选择合适的电路设计元件)。除了可用作单独的工具之外,该计算器还能够很好地与模拟工程师口袋参考书中所述的概念配合使用。
设计工具

CIRCUIT060013 — 采用 T 网络反馈电路的反相放大器

该设计将输入信号 VIN 反相并应用 1000V/V 或 60dB 的信号增益。具有 T 反馈网络的反相放大器可用于获得高增益,而无需 R4 具有很小的值或反馈电阻器具有很大的值。
设计工具

CIRCUIT060015 — 可调节基准电压电路

该电路结合了一个反相和同相放大器,可使基准电压在正负输入电压范围内进行调节。可通过增加增益来提高最大负基准电压电平。
设计工具

CIRCUIT060074 — 采用比较器的高侧电流检测电路

该高侧电流检测解决方案使用一个具有轨到轨输入共模范围的比较器,如果负载电流上升至超过 1A,则在比较器输出端 (COMP OUT) 产生过流警报 (OC-Alert) 信号。该实现中的 OC-Alert 信号低电平有效。因此,当超过 1A 阈值后,比较器输出变为低电平。实现了迟滞,使得当负载电流减小至 0.5 A(减少 50%)时,OC-Alert 将返回到逻辑高电平状态。该电路使用漏极开路输出比较器,从而对输出高逻辑电平进行电平转换,以控制数字逻辑输入引脚。对于需要驱动 MOSFET 开关栅极的应用,最好使用具有推挽输出的比较器。
模拟工具

PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源米6体育平台手机版_好二三四系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短米6体育平台手机版_好二三四上市时间并降低开发成本。

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)



模拟工具

TINA-TI — 基于 SPICE 的模拟仿真程序

TINA-TI 提供了 SPICE 所有的传统直流、瞬态和频域分析以及更多。TINA 具有广泛的后处理功能,允许您按照希望的方式设置结果的格式。虚拟仪器允许您选择输入波形、探针电路节点电压和波形。TINA 的原理图捕获非常直观 - 真正的“快速入门”。

TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。


TINA 是米6体育平台手机版_好二三四 (TI) 专有的 DesignSoft 米6体育平台手机版_好二三四。该免费版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。

如需获取可用 TINA-TI 模型的完整列表,请参阅:SpiceRack - 完整列表 

需要 HSpice (...)




用户指南: PDF
英语版 (Rev.A): PDF
封装 引脚 CAD 符号、封装和 3D 模型
PDIP (P) 8 Ultra Librarian
SOIC (D) 8 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频