SN74AUP1G04
- Available in the Ultra Small 0.64 mm2 Package (DPW) with 0.5-mm Pitch
- Low Static-Power Consumption
(ICC = 0.9 μA Max) - Low Dynamic-Power Consumption
(Cpd = 4.1 pF Typ at 3.3 V) - Low Input Capacitance (Ci = 1.5 pF Typ)
- Low Noise − Overshoot and Undershoot
<10% of VCC - Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
- Input Hysteresis Allows Slow Input Transition and Better Switching Noise Immunity at the Input
(Vhys = 250 mV Typ at 3.3 V) - Wide Operating VCC Range of 0.8 V to 3.6 V
- Optimized for 3.3-V Operation
- 3.6-V I/O Tolerant to Support Mixed-Mode Signal Operation
- tpd = 3.9 ns Max at 3.3 V
- Suitable for Point-to-Point Applications
- Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
- ESD Performance Tested Per JESD 22
- 2000-V Human-Body Model
(A114-B, Class II) - 1000-V Charged-Device Model (C101)
- 2000-V Human-Body Model
The SN74AUP1G04 device is a single inverter gate performs the Boolean function Y = A.
技术文档
未找到结果。请清除搜索并重试。
查看全部 10 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | SN74AUP1G04 Low-Power Single Inverter Gate 数据表 (Rev. K) | PDF | HTML | 2014年 6月 26日 | ||
应用简报 | 了解施密特触发器 (Rev. A) | PDF | HTML | 英语版 (Rev.A) | PDF | HTML | 2022年 12月 1日 | |
选择指南 | Little Logic Guide 2018 (Rev. G) | 2018年 7月 6日 | ||||
应用手册 | Designing and Manufacturing with TI's X2SON Packages | 2017年 8月 23日 | ||||
选择指南 | Logic Guide (Rev. AB) | 2017年 6月 12日 | ||||
白皮书 | Solving CMOS Transition Rate Issues Using Schmitt Trigger Solution (Rev. A) | 2017年 5月 1日 | ||||
应用手册 | How to Select Little Logic (Rev. A) | 2016年 7月 26日 | ||||
选择指南 | 逻辑器件指南 2014 (Rev. AA) | 最新英语版本 (Rev.AB) | 2014年 11月 17日 | |||
选择指南 | 小尺寸逻辑器件指南 (Rev. E) | 最新英语版本 (Rev.G) | 2012年 7月 16日 | |||
应用手册 | Semiconductor Packing Material Electrostatic Discharge (ESD) Protection | 2004年 7月 8日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
评估板
5-8-LOGIC-EVM — 支持 5 至 8 引脚 DCK、DCT、DCU、DRL 和 DBV 封装的通用逻辑评估模块
灵活的 EVM 设计用于支持具有 5 至 8 引脚数且采用 DCK、DCT、DCU、DRL 或 DBV 封装的任何器件。
用户指南: PDF
参考设计
TIDA-050001 — HDMI 2.0 ESD 保护参考设计
该参考设计旨在展示保护 HDMI 2.0 驱动器和重定时器的 TMDS 线免受静电放电 (ESD) 影响的两种不同方法。HDMI 标准用于从机顶盒到笔记本电脑再到电视的许多应用。鉴于这些端口几乎一直都暴露在外,所以比较容易发生 ESD 情况。高速 HDMI 2.0 信号意味着驱动器无法在 IC 中采取有效的 ESD 保护,因此需要安装独立的 ESD 保护设备。HDMI 驱动器通常还极为敏感,这意味着必须要采用超低钳位的 ESD 保护。该设计要符合两种设置的初始 HDMI 2.0 合规数据:每个电路板上进行的 ESD 测试和测试后的最终 HDMI 2.0 合规数据。如需更多有关保护 HDMI (...)
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
DSBGA (YFP) | 4 | Ultra Librarian |
SOT-23 (DBV) | 5 | Ultra Librarian |
SOT-5X3 (DRL) | 5 | Ultra Librarian |
SOT-SC70 (DCK) | 5 | Ultra Librarian |
USON (DRY) | 6 | Ultra Librarian |
X2SON (DPW) | 5 | Ultra Librarian |
X2SON (DSF) | 6 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点