SN74LVCH8T245
- 控制输入(DIR 和 OE)VIH 和 VIL 电平以 VCCA 为基准
- 总线保持数据输入消除了对外部上拉或下拉电阻器的需求
- VCC 隔离
- 完全可配置的双轨设计
- Ioff 支持局部断电模式运行
- 闩锁性能超过 100mA,符合 JESD 78 II 类规范的要求
- ESD 保护性能超过 JESD 22 规范要求
SN74LVCH8T245 是一款采用两个独立可配置电源轨的 8 位同相总线收发器。A 端口设计用于跟踪 VCCA,该端口可接受 1.65V 至 5.5V 范围内的任何电源电压。B 端口设计用于跟踪 VCCB,该端口也可接受 1.65V 至 5.5V 范围内的任何电源电压。这样可实现在 1.8V、2.5V、3.3V 和 5.5V 电压节点之间进行通用低压双向转换。
SN74LVCH8T245 旨在实现两条数据总线间的异步通信。方向控制 (DIR) 输入和输出使能 (OE) 输入的逻辑电平会激活 B 端口输出或 A 端口输出,或者将两个输出端口都置于高阻抗状态。当 B 端口输出被激活时,此器件将数据从 A 总线发送到 B 总线,而当 A 端口输出被激活时,此器件将数据从 B 总线发送到 A 总线。A 端口和 B 端口上的输入电路始终处于运行状态。
有源总线保持电路会将未使用或未驱动的输入保持在有效逻辑状态。不建议在总线保持电路上使用上拉或下拉电阻器。该器件完全符合使用 Ioff 的部分断电应用的规范要求。Ioff 电路禁用输出,从而可防止破坏性电流从该器件回流。VCC 隔离特性可确保 VCCA 或 VCCB 接地时,输出都处于高阻抗状态。为了确保加电或断电期间呈高阻态,OE 应通过一个上拉电阻器被连接至 VCCA;该电阻器的最小值由驱动器的电流吸入能力来决定。
SN74LVCH8T245 旨在使控制引脚(DIR 和 OE)以 VCCA 为基准。
技术文档
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑米6体育平台手机版_好二三四通用评估模块
14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。
14-24-NL-LOGIC-EVM — 采用 14 引脚至 24 引脚无引线封装的逻辑米6体育平台手机版_好二三四通用评估模块
14-24-EVM 是一款灵活的评估模块 (EVM),旨在支持具有 14 引脚至 24 引脚 BQA、BQB、RGY、RSV、RJW 或 RHL 封装的任何逻辑或转换器件。
AVCLVCDIRCNTRL-EVM — 适用于方向控制双向转换器件、支持 AVC 和 LVC 的通用 EVM
该通用 EVM 旨在支持 1、2、4 和 8 通道 LVC 和 AVC 方向控制转换器件。它还以相同数量的通道支持总线保持和汽车 Q1 器件。AVC 是低电压转换器件,具有 12mA 的较低驱动强度。LVC 是 1.65 至 5.5V 的较高电压转换器件,具有 32mA 的较高驱动强度。
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
SSOP (DB) | 24 | Ultra Librarian |
TSSOP (PW) | 24 | Ultra Librarian |
TVSOP (DGV) | 24 | Ultra Librarian |
VQFN (RHL) | 24 | Ultra Librarian |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
- 制造厂地点
- 封装厂地点