ホーム ロジックと電圧変換 構成可能なプログラマブル ロジック IC プログラマブル ロジック デバイス (PLD)

TPLD801

プレビュー

6 本の汎用入出力 (GPIO) を搭載したプログラマブル ロジック デバイス

製品詳細

Number of GPIOs 6 Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Analog comparators 0 Interface type General purpose Rating Catalog Operating temperature range (°C) -40 to 125
Number of GPIOs 6 Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Analog comparators 0 Interface type General purpose Rating Catalog Operating temperature range (°C) -40 to 125
SOT-5X3 (DRL) 8 3.36 mm² 2.1 x 1.6
  • 動作特性

    • 拡張温度範囲:-40℃~125℃

    • 広い電源電圧範囲:1.65V~5.5V

  • 構成可能マクロセル

    • 2 ビット、3 ビット、および 4 ビットのルックアップ テーブル

    • D タイプ フリップ フロップおよびラッチ、リセット / セット オプションありとなし

    • 8 ビットのパイプ遅延

    • カウンタと遅延ジェネレータ

    • グリッチ除去フィルタまたはエッジ検出器をプログラム可能

    • 発振器

  • 柔軟なデジタル I/O 機能

    • すべてのデジタル信号を任意の GPIO に配線可能

    • デジタル入力モード:デジタル入力 (シュミット トリガあり / なし)、低電圧デジタル入力

    • デジタル出力モード:プッシュプル、オープン ドレイン NMOS、トライステート

  • 開発ツール

    • InterConnect Studio

    • TPLD801 評価基板

    • TPLD プログラミング基板

  • 動作特性

    • 拡張温度範囲:-40℃~125℃

    • 広い電源電圧範囲:1.65V~5.5V

  • 構成可能マクロセル

    • 2 ビット、3 ビット、および 4 ビットのルックアップ テーブル

    • D タイプ フリップ フロップおよびラッチ、リセット / セット オプションありとなし

    • 8 ビットのパイプ遅延

    • カウンタと遅延ジェネレータ

    • グリッチ除去フィルタまたはエッジ検出器をプログラム可能

    • 発振器

  • 柔軟なデジタル I/O 機能

    • すべてのデジタル信号を任意の GPIO に配線可能

    • デジタル入力モード:デジタル入力 (シュミット トリガあり / なし)、低電圧デジタル入力

    • デジタル出力モード:プッシュプル、オープン ドレイン NMOS、トライステート

  • 開発ツール

    • InterConnect Studio

    • TPLD801 評価基板

    • TPLD プログラミング基板

TPLD801 は、組み合わせ論理、順序論理、アナログ ブロックを内蔵した多用途のプログラマブル ロジック IC に使用される、テキサス・インスツルメンツのプログラマブル ロジック デバイス (TPLD) ファミリのデバイスです。TPLD は、タイミング遅延、電圧モニタ、システム リセット、電源シーケンス IC、I/O エクスパンダなどの共通のシステム機能を実装するための統合型低消費電力ソリューションを提供します。このデバイスは構成可能な I/O 構造を採用しているため、混合信号環境で互換性を拡張し、必要な個別部品の数を減らすことができます。

システム設計者は、不揮発性メモリを一時的にエミュレートするか、InterConnect Studio を通じてワンタイム プログラマブル (OTP) を永続的にプログラミングすることにより、回路を作成し、マクロセル、I/O ピン、および相互接続を構成できます。TPLD801 はハードウェアおよびソフトウェアのエコシステムによってサポートされており、アプリケーション ノート、リファレンス デザイン、設計例が提供されています。詳細および設計ツールへのアクセスについては、ti.com をご覧ください。

TPLD801 は、組み合わせ論理、順序論理、アナログ ブロックを内蔵した多用途のプログラマブル ロジック IC に使用される、テキサス・インスツルメンツのプログラマブル ロジック デバイス (TPLD) ファミリのデバイスです。TPLD は、タイミング遅延、電圧モニタ、システム リセット、電源シーケンス IC、I/O エクスパンダなどの共通のシステム機能を実装するための統合型低消費電力ソリューションを提供します。このデバイスは構成可能な I/O 構造を採用しているため、混合信号環境で互換性を拡張し、必要な個別部品の数を減らすことができます。

システム設計者は、不揮発性メモリを一時的にエミュレートするか、InterConnect Studio を通じてワンタイム プログラマブル (OTP) を永続的にプログラミングすることにより、回路を作成し、マクロセル、I/O ピン、および相互接続を構成できます。TPLD801 はハードウェアおよびソフトウェアのエコシステムによってサポートされており、アプリケーション ノート、リファレンス デザイン、設計例が提供されています。詳細および設計ツールへのアクセスについては、ti.com をご覧ください。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
13 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TPLD801 プログラマブル ロジック デバイス、6-GPIO 付 データシート PDF | HTML 英語版 PDF | HTML 2024年 9月 5日
アプリケーション概要 Blink an LED With TI Programmable Logic Devices PDF | HTML 2024年 10月 28日
アプリケーション概要 Configure a One Shot With TI Programmable Logic Devices PDF | HTML 2024年 10月 28日
技術記事 プログラマブル ロジックの可能性の解放 PDF | HTML 英語版 PDF | HTML 2024年 10月 24日
アプリケーション概要 Configurable Delay Blocks in TI's Programmable Logic Devices PDF | HTML 2024年 10月 9日
EVM ユーザー ガイド (英語) TPLD801-DRL-EVM Evaluation Module User's Guide (Rev. B) PDF | HTML 2024年 10月 7日
技術記事 Erschließen Sie die Möglichkeiten programmierbarer Logikelemente PDF | HTML 2024年 10月 4日
技術記事 釋放可編程邏輯的可能性 PDF | HTML 2024年 10月 4日
技術記事 프로그래머블 로직의 가능성 실현 PDF | HTML 2024年 10月 4日
アプリケーション・ノート Using Lookup-Tables in Programmable Logic PDF | HTML 2024年 8月 22日
アプリケーション概要 Smart Occupancy Lighting Using TI Programmable Logic Devices PDF | HTML 2024年 8月 8日
証明書 TPLD801-DRL-EVM EU Declaration of Conformity (DoC) 2024年 6月 10日
アプリケーション概要 Power Sequencing With Feedback Using TI Programmable Logic Devices PDF | HTML 2023年 10月 17日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

TPLD-PROGRAM — TI のプログラマブル ロジック デバイス (TPLD) 評価基板との互換性があるプログラマ (書き込みツール) キット

このツールを使用すると、InterConnect Studio を実行しているコンピュータと TPLD 評価基板 (EVM) を接続し、デバイスへの電力供給やプログラミング (書き込み) を実行することができます。このツールは TPLD 評価基板 (EVM) に接続することを意図していますが、TPLD サンプルは付属していないことに注意してください。
ユーザー ガイド: PDF | HTML
評価ボード

TPLD801-DRL-EVM — TPLD801 DRL パッケージ ソケット搭載の評価基板

この評価基板 (EVM) を使用すると、TPLD801DRL デバイスを基板に半田付けする必要なしで、このデバイスを構成することができます。ユーザーは InterConnect Studio ソフトウェアを使用して、迅速な評価、開発、シミュレーション、プログラミング (ロジック デバイスへの書き込み) を行うことができます。プログラム (書き込み) 後、TI のプログラマブル ロジック デバイス (TPLD) をソケットから取り外し、開発ユーザーのシステムに取り付けることができます。デバイスをプログラムする (書き込む) には、TPLD-PROGRAM ボードと InterConnect (...)
ユーザー ガイド: PDF | HTML
ドライバまたはライブラリ

TPLD-DESIGN TPLD Software & Collateral

InterConnect Studio (ICS) is an easy-to-use graphical interface tool that works with TI’s Programmable logic devices (TPLD). The software provides an intuitive, drag-and-drop interface to design, simulate, configure easily, and program TPLDs in minutes. The standalone tool is available for multiple (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
プログラマブル ロジック デバイス (PLD)
TPLD1201 8 本の汎用入出力 (GPIO) を搭載したプログラマブル ロジック デバイス TPLD1201-Q1 8 本の汎用入出力を搭載したプログラマブル ロジック デバイス TPLD801 6 本の汎用入出力 (GPIO) を搭載したプログラマブル ロジック デバイス TPLD801-Q1 車載、6 本の汎用入出力 (GPIO) を搭載したプログラマブル ロジック デバイス TPLD1202 10 本の汎用入出力 (GPIO) と I²C、SPI 搭載、プログラマブル ロジック IC TPLD1202-Q1 車載、10 本の汎用入出力 (GPIO) と I²C、SPI 搭載、プログラマブル ロジック IC
ハードウェア開発
評価ボード
TPLD1201-RWB-EVM TPLD1201 RWB パッケージ ソケット搭載の評価基板 TPLD1201-DGS-EVM TPLD1201 DGS パッケージ ソケット搭載の評価基板 TPLD801-DRL-EVM TPLD801 DRL パッケージ ソケット搭載の評価基板 TPLD1202-RWB-EVM TPLD1202 RWB パッケージ ソケット搭載の評価基板 TPLD1202-DYY-EVM TPLD1202 DYY パッケージ ソケット搭載の評価基板 TPLD-PROGRAM TI のプログラマブル ロジック デバイス (TPLD) 評価基板との互換性があるプログラマ (書き込みツール) キット
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOT-5X3 (DRL) 8 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ