LMK04821EVM
采用 122.88MHz VCXO 的 LMK04821EVM 双环路抖动清除器评估模块
LMK04821EVM
概述
LMK04821EVM 支持 LMK0482x 系列米6体育平台手机版_好二三四,该系列米6体育平台手机版_好二三四是支持 JEDEC JESD204B 且在业内具有超高性能的时钟调节器。双环路 PLLatinum™ 架构使用低噪声 VCXO 模块实现低于 100fs 的抖动(12kHz 至 20MHz)。双环架构由两个高性能锁相环 (PLL)、一个低噪声晶体振荡器电路以及一个高性能压控振荡器 (VCO) 构成。
此外,还预装了 122.88MHz VCXO。用户可以将 VCXO 换成自己的定制 VCXO 或通过 SMA 连接器连接。
通常情况下,PLL2 中使用内部 VCO,但是也提供外部 VCO 空间,或者可以通过 SMA 连接器连接外部 VCO。
PLL 环路滤波器是针对默认情况预先设计的。如果更改 VCXO 或 VCO 或其他运行参数,可以重新设计环路滤波器。时钟设计工具或 WEBENCH 时钟架构可用于重新设计环路滤波器。
特性
- 提供 JEDEC JESD204B 支持以生成脉冲 SYSREF。
- 可使用 CodeLoader 软件配置评估板。
- 接受差动或单端/LVCMOS 输入时钟
- LVPECL 输出可使用平衡-非平衡变压器连接到测试设备,或通过在未连接输出上使用 50 欧姆端子进行单端连接。
时钟抖动清除器
开始使用
- 订购 CDCE6214-Q1EVM
- 下载并安装 TICSPRO-SW
- 阅读 CDCE6214-Q1EVM 用户指南
- 在 TICSRPRO-SW 上配置寄存器
技术文档
未找到结果。请清除搜索,并重试。
查看所有 3
类型 | 标题 | 下载最新的英文版本 | 日期 | |||
---|---|---|---|---|---|---|
证书 | LMK04821EVM EU Declaration of Conformity (DoC) | 2019年 1月 2日 | ||||
数据表 | LMK0482x Ultra Low-Noise JESD204B Compliant Clock Jitter Cleaner With Dual Loop PLLs 数据表 (Rev. AS) | PDF | HTML | 2017年 9月 27日 | |||
EVM 用户指南 | LMK04821EVM User's Guide | 2014年 7月 30日 |