TIDA-00069

FPGA 固件示例,说明如何将 Altera FPGA 连接到高速 LVDS 接口数据转换器

TIDA-00069

设计文件

概述

该参考设计和相关的示例 Verilog 代码可用作将 Altera FPGA 连接到米6体育平台手机版_好二三四 (TI) 高速 LVDS 接口模数转换器 (ADC) 和数模转换器 (DAC) 的起点。其中说明了固件实施并介绍了所需的计时限制。

特性
  • 该设计仅为固件,并进行了详细论述以帮助理解
  • 示例 Verilog 代码是 FPGA 连接到高速数据转换器应用的简单起点
  • 该设计可轻松扩展到其他 TI 高速数据转换器
  • ADC 和 DAC 部分是分开的,以防只需使用其中一个
  • 详细介绍了有关 DAC 和 ADC 的接口计时限制
  • 已使用现成的 TI EVM 对固件进行了测试
??image.gallery.download_zh_CN?? 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和米6体育平台手机版_好二三四

设计文件

下载现成的系统文件,加快您的设计过程。

TIDR311.ZIP (815 K)

设计布局和元件的详细原理图

TIDR312.ZIP (191 K)

设计元件、引用标识符和制造商/器件型号的完整列表

米6体育平台手机版_好二三四

在设计中包括 TI 米6体育平台手机版_好二三四和可能的替代米6体育平台手机版_好二三四。

高速 ADC (≥10MSPS)

ADS4249双通道、14 位、250MSPS 模数转换器 (ADC)

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS742011.5A、低输入电压 (0.8V)、低噪声、高 PSRR、可调节超低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS744013A、低输入电压 (0.8V)、低噪声、高 PSRR、可调节超低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS74701具有电源正常指示和使能功能的 500mA、低输入电压 (0.8V)、可调节超低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS796具有使能功能的 1A、低压降稳压器

数据表: PDF | HTML
高速 DAC (> 10MSPS)

DAC3482双通道、16 位、1.25GSPS、1x-16x 内插数模转换器 (DAC)

数据表: PDF | HTML

开始开发

软件

固件

TIDC202 TIDA-00069 Firmware

技术文档

未找到结果。请清除搜索,并重试。
查看所有 1
类型 标题 下载最新的英文版本 日期
用户指南 Interfacing Altera FPGAs to ADS4249 and DAC3482 (TIDA-00069 Reference Guide) 2012年 7月 10日

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题
查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 米6体育平台手机版_好二三四有疑问,请参阅 TI 支持

视频