CDCLVP2106EVM
CDCLVP2106 評価モジュール
CDCLVP2106EVM
概要
The CDCLVP2106 is a high-performance, low additive phase noise clock buffer. It has two universal input buffers that support either single-ended or differential clock input. Each input feeds a bank of six LVPECL outputs. The device also features on-chip bias generators that can provide the LVPECL common-mode voltage to the device inputs. This evaluation module (EVM) is designed to demonstrate the electrical performance of the CDCLVP2106. This fully assembled and factory-tested evaluation board allows complete validation of the CDCLVP2106device functionalities. For optimum performance, the board is equipped with 50-ohm SMA connectors and well-controlled, 50-ohmimpedance microstrip transmission lines.
特長
- Easy-to-use evaluation board to fan out low phase noise clocks
- Easy device setup
- Fast configuration
- Control pins configurable through jumpers
- Board powered at +2.5-V/+3.3-V
- Single-ended or differential input clocks
- CDCLVP2106 supports 12 LVPECL outputs; CDCLVP2106EVM supports four LVPECL outputs
クロック・バッファ
技術資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 3
種類 | タイトル | 英語版のダウンロード | 日付 | |||
---|---|---|---|---|---|---|
証明書 | CDCLVP2106EVM EU Declaration of Conformity (DoC) | 2019年 1月 2日 | ||||
データシート | CDCLVP2106 12-LVPECL Output, High-Performance Clock Buffer データシート (Rev. B) | PDF | HTML | 2013年 10月 25日 | |||
EVM ユーザー ガイド (英語) | Low Additive Phase Noise Clock Buffer Evaluation Board | 2009年 8月 25日 |