LMK03806BEVAL
LMK03806B 評価ボード
LMK03806BEVAL
概要
LMK03806 評価ボードを使用すると、超低ジッタ・クロック・ジェネレータである LMK03806 の機能と性能の検証を実行できます。
特長
- 14 組の差動出力を使用する、低ジッタのクロック生成
- 差動出力タイプ (LVPECL、LVDS、LVCMOS) が選択可能であり、μWire (Microwire) を使用した制御でクロック出力ペアごとに選択可能
- 水晶発振器インターフェイスとバッファを搭載した発振器出力
- 複数のオンボード・レギュレータ・オプションまたは電源からの直接入力を使用する 3.3V 単一電源電圧動作
- インピーダンス制御型のトレース (パターン) とエッジ型 SMA コネクタを採用した、フレキシブルな入出力インターフェイス
内容品:
- LMK03806EVAL
- LMK03806 User Guide (英語)
クロック・ジェネレータ
開始する
- LMK03806BEVAL のご注文
- TICSPRO-SW のダウンロードとインストール
- LMK03806BEVAL user's guide (英語) を読む
- TICSRPRO-SW を使用してレジスタを構成
購入と開発の開始
評価ボード
LMK03806BEVAL/NOPB — LMK03806B Evaluation Board
TI.com で取り扱いなし
サポート・ソフトウェア
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
バージョン: 1.7.7.6
リリース日: 29 10 2024
TICS Pro 1.7.7.6 installer binary for Windows operating system
製品
クロック・ジェネレータ
クロック・バッファ
Oscillators
クロック ジッタ クリーナ
クロック ネットワーク シンクロナイザ
RF PLL / シンセサイザ
ハードウェア開発
評価ボード
ドキュメント
TICS Pro 1.7.7.6 Release Notes
TICS Pro 1.7.7.6 Software Manifest
リリース情報
Added Features
LMK5Bxxyyy, LMK5Cxxyyy
- Warnings and errors improved, particularly corrective suggestions
- REFx_FREQ=0 automatically disables DPLL reference input selection for that input
- Input validation enabled and disabled by start page settings, including 1PPS
- APLL reference selection moved to Step 5, just before clock output definition
- Quick-set multiple outputs to the same settings on frequency planner
- BAW VCO allows some ppm deviation
- Force SYSREF option on OUT0/1
- Expose DPLLx_LCK_TIMER field
- Match LMK05318B EEPROM page design
- .EPR export option
- EEPROM SRAM programming generation support
- For complete changelist, see release notes
LMK3H0102
- Configuration search tool
- Wizard: voltage selection option
Bug Fixes
- LMK04832-SP, LMK04832-SEP, LMK04714-Q1, LMK04368-EP - PD_FIN0 corrected to FIN0_PD
- LMK3H0102 - Several wizard bugfixes
Known Issues
- LMK5C33216 - When cascading from VCO3 to DPLL input, the divide value must manually be entered into DPLLx_REF5_RDIV as ( VCO3 output frequency / DPLLx TDC frequency )
- LMK05318 - In some cases, it is necessary to press "Calculate Frequency Plan" twice for correct VCO2 frequency. This issue is resolved in LMK05318B GUI.
- Burst mode page looping requires long delays to halt, and halting may crash the GUI. If possible, do not loop in burst mode.
- User Controls page can sometimes become desynchronized from Raw Registers and other pages. Refer to Raw Registers or other pages for correct values. Saving/Loading and Import/Export of register data is unaffected, and register data will still be written to and read from connected devices correctly.
CODELOADER — CodeLoader Device Register Programming v4.19.0
バージョン: 01.00.00.0E
リリース日: 20 12 2015
製品
クロック・ジェネレータ
クロック・バッファ
クロック ジッタ クリーナ
RF PLL / シンセサイザ
ハードウェア開発
評価ボード
リリース情報
The design resource accessed as www.ti.com/lit/zip/snac014 or www.ti.com/lit/xx/snac014e/snac014e.zip has been migrated to a new user experience at www.ti.com/tool/jp/download/SNAC014. Please update any bookmarks accordingly.
技術資料
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 2
種類 | タイトル | 英語版のダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | EVM ユーザー ガイド (英語) | LMK03806B Evaluation Board User Guide (Rev. A) | 2013年 11月 26日 | |||
証明書 | LMK03806BEVAL/NOPB EU Declaration of Conformity (DoC) | 2019年 1月 2日 |